找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1276|回复: 11
打印 上一主题 下一主题

求高手指导高速信号的多层板设计!

  [复制链接]

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
跳转到指定楼层
1#
发表于 2012-12-6 23:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 ym306529818 于 2012-12-10 23:52 编辑 ' Q0 M! V& C" `& [6 o

: X9 Q& d3 v$ y4 L- V, Q本人手里有一个项目,现在正在进行PCB绘图,1 Z- a' F7 S6 b$ e# D: n
信号线为高速信号(最大速率是5GB/S,一般速率为2.5GB/S),
3 A6 o1 M5 l5 h7 p, k2 P4 I板层为8层,
1 ^( E# E/ c9 ]) N! L1 n& L# E+ ^千兆网口,/ s  h5 f" P" ]0 |
时钟为150兆左右(多路差分),+ r/ L; q. `2 {+ D. L
高速差分信号线较多,
( A; a. }, O1 I4 R+ ~/ m2 {# g电源为12V输入,5V输入,多数电源要求为3.3V和2.5V,: Z+ k0 S. I; H+ z9 }
包含BGA封装、引脚数超过1000的FPGA。
' o: y( [2 W; E! i. d6 @
0 H3 @+ _' q8 Z; g- s3 p2 {- j求高手指导怎样设计板层,怎样布高速信号线、高速控制线、数据线,PCB设计中应注意的事项及等长数据线、差分线有无特殊要求等。希望各位大虾不吝赐教,小弟拜谢................5 ^* x4 ~4 \5 r; @% D* H

5 O; Q4 i4 F1 p% F5 A8 n8 `7 w8 C6 q. p  l5 Y
       帖子发了快一周了,踩的不少,回复的更是凤毛麟角,其实这个项目我只是自己尝试布线,板子我已经布了一半左右了,这次想尽量把板子布通,布好。高速信号这块以前没接触过,所以有很多的顾虑...5 v) v" L4 o$ x8 r+ [5 K% C
希望大家先给点板层设计的建议,我明天将我的板层写上来~~(并且以后不断更新这个帖子),希望各位高手和像我一样的菜鸟拍砖,谢谢!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持!1 反对!反对!

69

主题

983

帖子

3653

积分

EDA365版主(50)

Rank: 5

积分
3653
2#
发表于 2012-12-7 11:51 | 只看该作者
这些都吸很多都是靠经验的  一两句话都说不清的 ! I. h& A1 e! d* }3 j- @
LZ可以弄本PCB信号完整性分析的书籍看看
淘沙就不怕鬼,怕鬼就不淘沙

最大的敌人不是粽子或机关,而是自身的恐惧

4

主题

41

帖子

216

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
216
3#
发表于 2012-12-7 16:45 | 只看该作者
LZ挺牛的!

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
4#
 楼主| 发表于 2012-12-8 00:08 | 只看该作者
黑驴蹄子 发表于 2012-12-7 11:51
) }, X1 O+ b+ d; [5 G这些都吸很多都是靠经验的  一两句话都说不清的 & f. A# c  M) w/ }$ j: [$ a
LZ可以弄本PCB信号完整性分析的书籍看看

. M4 b, ^/ c9 r1 G请版主推荐一本好的书籍,谢谢!

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
5#
 楼主| 发表于 2012-12-8 00:08 | 只看该作者
WALL-E 发表于 2012-12-7 16:45
2 s+ |3 K* D* z3 nLZ挺牛的!
3 R* s* i, c: O4 o
我是个菜鸟,只是被赶鸭子上架而已................

37

主题

810

帖子

5978

积分

五级会员(50)

Rank: 5

积分
5978
6#
发表于 2012-12-8 08:29 | 只看该作者
本帖最后由 chensi007 于 2012-12-8 08:37 编辑
" l( r7 h& b+ ~4 S/ ]& i$ l. I1 E9 \1 J) j- g* f8 k  m- a: X3 c
首先就是层叠方案的规划,哪层走信号,哪层是平面。要先估计好。
7 O7 Q8 \8 T$ c: ]) P/ k* k: Q3 x6 J2 q. R
再就是阻抗控制:关键信号单端50OHM.差分阻抗根据SPEC规定的差分阻抗来作(一般100OHM)7 f/ C/ N% @, Q' P4 C- L) `
对于高速信号来讲。同组(例如)信号要等长。千兆网络的差分信号,差分对内(D+D-)要等长。差分对间也要等长。' G+ m' r7 o; F) t

# b0 D9 o/ g6 C- r- [还有一个就是串扰控制:把关键信号与关键信号间距拉开。关键信号与不关键信号间距拉开。一般是3W规则。7 @! F2 i+ y# d
1 Q4 x  O" S7 t  c% e0 o5 a& }
其它的就是一些常用规则。如BYPASS电容的放置。线长、线宽。电源分割。。。。。。
, L- b- Z7 m" V以上是纯从LAYOUT角度想到哪说到哪。本人菜鸟。说得不对请包含。{:soso_e121:}
+ A! P, c, j" i  \9 `! O1 `0 O9 n书的话。柏格丁的信号完整性分析比较好。很多人买。7 O! Z) P  u: E) ?! b/ D  v; ~& E
另外。看完柏格丁的书后可以买大学的射频教学课本进行学习。推荐国外译本(很多是由电子工业出版社出版的)
, q! d5 {" a# j* ]- {& \. Q自学射频的话有难度,可以买两本不同作者的书,对比学习{:soso_e120:} 。

点评

支持!: 5.0
支持!: 5
感谢分享心得~  发表于 2012-12-10 23:37

4

主题

38

帖子

386

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
386
7#
发表于 2013-2-18 22:48 | 只看该作者
做好规划,遵守原则,不用太多顾虑,因为物理层本身就可以容忍一定的设计偏差

5

主题

141

帖子

602

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
602
8#
发表于 2013-2-19 08:40 | 只看该作者
两种叠层,可根据布线密度选择:
7 q- w2 x8 H' m: P1)TOP-G2-S3-S4-P5-S6-G7-BOT;三个信号内层;
+ q; j; t* q& W# ]- M/ M9 g2)  TOP-G2-S3-G4-P5-S6-G7-BOT;两个信号内层有很好的参考平面;
! ^# `2 V* c" K4 ]高速信号、时钟信号少打过孔(不多于2个)。

评分

参与人数 1贡献 +10 收起 理由
zhengzy + 10 赞一个!

查看全部评分

30

主题

475

帖子

4123

积分

五级会员(50)

Rank: 5

积分
4123
9#
发表于 2013-2-19 13:04 | 只看该作者
在百度里面其实是有很多关于高速设计的规范的,在设计的时候多按照规范来即可。当然有时候规范是死的 可以适当的调整,尽量按照规范来即可

评分

参与人数 2贡献 +10 收起 理由
hqg + 5 灵活运用~
Csec + 5 赞一个!

查看全部评分

16

主题

103

帖子

2087

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2087
10#
发表于 2013-2-19 23:41 | 只看该作者
高速信号线布局布线要求: 走线段,过孔少,走弧形线、立体包地、远离干扰源(如AD DA 电源 晶振等)、走线与焊盘接触地方尽量圆滑

评分

参与人数 1贡献 +5 收起 理由
hqg + 5 支持!

查看全部评分

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
11#
 楼主| 发表于 2013-3-21 23:58 | 只看该作者
hqg 发表于 2013-2-19 08:40 " T9 F0 d% ~$ w
两种叠层,可根据布线密度选择:
2 V: W% T& ^, L# s8 h; p! L7 T1)TOP-G2-S3-S4-P5-S6-G7-BOT;三个信号内层;
- v6 C" k  O% T, p! @+ i. b2)  TOP-G2-S3-G4-P5-S6- ...

  A3 c; m/ t# l我采用的是你的第一种板层设计,谢谢提醒~

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
12#
 楼主| 发表于 2013-3-21 23:59 | 只看该作者
xljun158598 发表于 2013-2-19 23:41 ) [9 G5 V3 ], q% J
高速信号线布局布线要求: 走线段,过孔少,走弧形线、立体包地、远离干扰源(如AD DA 电源 晶振等)、走线 ...
2 {7 d/ G, I! t; e: V- H, z% e7 E0 V
这些我会多多考虑下的,谢谢,呵呵!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 15:37 , Processed in 0.070959 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表