|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 ym306529818 于 2012-12-10 23:52 编辑
! A u7 ?6 P4 c
6 y/ w4 v7 k9 r& L本人手里有一个项目,现在正在进行PCB绘图,
, v) q( i6 M3 q! z' T+ K- M& ]信号线为高速信号(最大速率是5GB/S,一般速率为2.5GB/S),
- X4 O7 a1 L- i' m板层为8层,. g# }# [) @7 {2 c$ V% B
千兆网口,7 [0 c/ B2 o! J4 z J7 r7 m+ O
时钟为150兆左右(多路差分),1 t- {* Z" C2 ^, @, [
高速差分信号线较多,
6 ?6 N+ [. W9 y9 @- b8 {/ P7 D. g电源为12V输入,5V输入,多数电源要求为3.3V和2.5V,& ~; A3 q& D- w7 S
包含BGA封装、引脚数超过1000的FPGA。' y. Z }4 P- Y! m* T' A
6 B" L7 b3 I; m4 y3 Q/ [' i _
求高手指导怎样设计板层,怎样布高速信号线、高速控制线、数据线,PCB设计中应注意的事项及等长数据线、差分线有无特殊要求等。希望各位大虾不吝赐教,小弟拜谢................
* {6 p- n( ?, N3 C6 U/ } `* S# `8 M0 {9 B' q" ]) t% z6 z
$ h7 s3 ^( S9 U0 ?7 Q3 q" |3 I: u
帖子发了快一周了,踩的不少,回复的更是凤毛麟角,其实这个项目我只是自己尝试布线,板子我已经布了一半左右了,这次想尽量把板子布通,布好。高速信号这块以前没接触过,所以有很多的顾虑...
_( f4 O0 _2 f2 s) V# @希望大家先给点板层设计的建议,我明天将我的板层写上来~~(并且以后不断更新这个帖子),希望各位高手和像我一样的菜鸟拍砖,谢谢! |
|