找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1272|回复: 11
打印 上一主题 下一主题

求高手指导高速信号的多层板设计!

  [复制链接]

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
跳转到指定楼层
1#
发表于 2012-12-6 23:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 ym306529818 于 2012-12-10 23:52 编辑
! A  u7 ?6 P4 c
6 y/ w4 v7 k9 r& L本人手里有一个项目,现在正在进行PCB绘图,
, v) q( i6 M3 q! z' T+ K- M& ]信号线为高速信号(最大速率是5GB/S,一般速率为2.5GB/S),
- X4 O7 a1 L- i' m板层为8层,. g# }# [) @7 {2 c$ V% B
千兆网口,7 [0 c/ B2 o! J4 z  J7 r7 m+ O
时钟为150兆左右(多路差分),1 t- {* Z" C2 ^, @, [
高速差分信号线较多,
6 ?6 N+ [. W9 y9 @- b8 {/ P7 D. g电源为12V输入,5V输入,多数电源要求为3.3V和2.5V,& ~; A3 q& D- w7 S
包含BGA封装、引脚数超过1000的FPGA。' y. Z  }4 P- Y! m* T' A
6 B" L7 b3 I; m4 y3 Q/ [' i  _
求高手指导怎样设计板层,怎样布高速信号线、高速控制线、数据线,PCB设计中应注意的事项及等长数据线、差分线有无特殊要求等。希望各位大虾不吝赐教,小弟拜谢................
* {6 p- n( ?, N3 C6 U/ }  `* S# `8 M0 {9 B' q" ]) t% z6 z
$ h7 s3 ^( S9 U0 ?7 Q3 q" |3 I: u
       帖子发了快一周了,踩的不少,回复的更是凤毛麟角,其实这个项目我只是自己尝试布线,板子我已经布了一半左右了,这次想尽量把板子布通,布好。高速信号这块以前没接触过,所以有很多的顾虑...
  _( f4 O0 _2 f2 s) V# @希望大家先给点板层设计的建议,我明天将我的板层写上来~~(并且以后不断更新这个帖子),希望各位高手和像我一样的菜鸟拍砖,谢谢!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持!1 反对!反对!

69

主题

983

帖子

3653

积分

EDA365版主(50)

Rank: 5

积分
3653
2#
发表于 2012-12-7 11:51 | 只看该作者
这些都吸很多都是靠经验的  一两句话都说不清的 : W( R$ K" ?/ J! Z2 K8 s" d
LZ可以弄本PCB信号完整性分析的书籍看看
淘沙就不怕鬼,怕鬼就不淘沙

最大的敌人不是粽子或机关,而是自身的恐惧

4

主题

41

帖子

216

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
216
3#
发表于 2012-12-7 16:45 | 只看该作者
LZ挺牛的!

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
4#
 楼主| 发表于 2012-12-8 00:08 | 只看该作者
黑驴蹄子 发表于 2012-12-7 11:51 0 r$ `" k+ {) W0 u9 m3 P) w  s. S/ t8 ]
这些都吸很多都是靠经验的  一两句话都说不清的 0 \* N& r7 a8 O6 e# W# R" f0 x3 L
LZ可以弄本PCB信号完整性分析的书籍看看
3 S$ F4 H1 c9 X: @( e- Q
请版主推荐一本好的书籍,谢谢!

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
5#
 楼主| 发表于 2012-12-8 00:08 | 只看该作者
WALL-E 发表于 2012-12-7 16:45 " s3 @- ^8 f- u, _
LZ挺牛的!

3 B6 `' \% G" _0 r8 {我是个菜鸟,只是被赶鸭子上架而已................

37

主题

810

帖子

5978

积分

五级会员(50)

Rank: 5

积分
5978
6#
发表于 2012-12-8 08:29 | 只看该作者
本帖最后由 chensi007 于 2012-12-8 08:37 编辑 ; p- q3 \9 C5 ^1 q1 @
/ X9 ]4 r' G9 n# Y) O2 i+ H9 B
首先就是层叠方案的规划,哪层走信号,哪层是平面。要先估计好。, O1 X) s: o  T
7 S: X0 J' l6 z& ?) a( G; t; T
再就是阻抗控制:关键信号单端50OHM.差分阻抗根据SPEC规定的差分阻抗来作(一般100OHM)- P, C1 _' B. |
对于高速信号来讲。同组(例如)信号要等长。千兆网络的差分信号,差分对内(D+D-)要等长。差分对间也要等长。6 H4 u! {& v2 a: O3 i/ _5 \
/ n3 Z2 t1 z; @5 @5 [2 ?
还有一个就是串扰控制:把关键信号与关键信号间距拉开。关键信号与不关键信号间距拉开。一般是3W规则。
  T0 ?1 j* S' c. o4 z" F
/ Z' T# l3 K3 @8 n! N3 [其它的就是一些常用规则。如BYPASS电容的放置。线长、线宽。电源分割。。。。。。
' F+ n* j1 S3 {( t  D以上是纯从LAYOUT角度想到哪说到哪。本人菜鸟。说得不对请包含。{:soso_e121:} + T& O4 F9 B: I2 h; M- j- ?
书的话。柏格丁的信号完整性分析比较好。很多人买。
6 ?0 t0 B1 r# p3 ?( E另外。看完柏格丁的书后可以买大学的射频教学课本进行学习。推荐国外译本(很多是由电子工业出版社出版的)
! q9 n/ D& r0 g. e5 i自学射频的话有难度,可以买两本不同作者的书,对比学习{:soso_e120:} 。

点评

支持!: 5.0
支持!: 5
感谢分享心得~  发表于 2012-12-10 23:37

4

主题

38

帖子

386

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
386
7#
发表于 2013-2-18 22:48 | 只看该作者
做好规划,遵守原则,不用太多顾虑,因为物理层本身就可以容忍一定的设计偏差

5

主题

141

帖子

602

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
602
8#
发表于 2013-2-19 08:40 | 只看该作者
两种叠层,可根据布线密度选择:
9 A" z8 W$ r( c/ n: l7 s7 y! I) M1)TOP-G2-S3-S4-P5-S6-G7-BOT;三个信号内层;
. B! g' @( i# r( g4 T) K2)  TOP-G2-S3-G4-P5-S6-G7-BOT;两个信号内层有很好的参考平面;
( E7 G0 L7 y) U2 K5 t高速信号、时钟信号少打过孔(不多于2个)。

评分

参与人数 1贡献 +10 收起 理由
zhengzy + 10 赞一个!

查看全部评分

30

主题

475

帖子

4123

积分

五级会员(50)

Rank: 5

积分
4123
9#
发表于 2013-2-19 13:04 | 只看该作者
在百度里面其实是有很多关于高速设计的规范的,在设计的时候多按照规范来即可。当然有时候规范是死的 可以适当的调整,尽量按照规范来即可

评分

参与人数 2贡献 +10 收起 理由
hqg + 5 灵活运用~
Csec + 5 赞一个!

查看全部评分

16

主题

103

帖子

2087

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2087
10#
发表于 2013-2-19 23:41 | 只看该作者
高速信号线布局布线要求: 走线段,过孔少,走弧形线、立体包地、远离干扰源(如AD DA 电源 晶振等)、走线与焊盘接触地方尽量圆滑

评分

参与人数 1贡献 +5 收起 理由
hqg + 5 支持!

查看全部评分

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
11#
 楼主| 发表于 2013-3-21 23:58 | 只看该作者
hqg 发表于 2013-2-19 08:40 ' g. c" W+ n3 N) k  T2 B7 C
两种叠层,可根据布线密度选择:# G2 Q7 I2 ^' I+ q
1)TOP-G2-S3-S4-P5-S6-G7-BOT;三个信号内层;
' s  h/ r9 B: S0 ?& W! n; k9 g2)  TOP-G2-S3-G4-P5-S6- ...
5 ?- D. f! D" o
我采用的是你的第一种板层设计,谢谢提醒~

1

主题

25

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
12#
 楼主| 发表于 2013-3-21 23:59 | 只看该作者
xljun158598 发表于 2013-2-19 23:41
' i4 P8 C: _& @+ m; o高速信号线布局布线要求: 走线段,过孔少,走弧形线、立体包地、远离干扰源(如AD DA 电源 晶振等)、走线 ...

1 |- ^3 m1 ^9 g) G4 I7 ]1 m这些我会多多考虑下的,谢谢,呵呵!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 10:37 , Processed in 0.557208 second(s), 39 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表