找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3347|回复: 7
打印 上一主题 下一主题

学Cadence出的一些错误及解决办法

[复制链接]

8

主题

47

帖子

273

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
273
跳转到指定楼层
1#
发表于 2010-9-8 09:53 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x

Capture

报错:在生成netlist的时候

Unable to open c:\Cadence\PSD_14.2\tools\capture\allegro.cfg for reading. Please correct the above error(s) to proceed

处理办法:

* q9 {8 Y: ?9 T

点生成netlist,点setup,修改路径为capture\allegro.cfg所在路径

6 t  g- R+ ^* \1 P4 B* U) e" S

报错:

Spawning... "C:\Cadence\PSD_15.1\tools\capture\pstswp.exe" -pst -d "F:\gcht\CC2430\Projects\mysch.dsn" -n "C:\CADENCE\PSD_15.1\TOOLS\PROJECTS" -c "C:\Cadence\PSD_15.1\tools\capture\allegro.cfg" -v 3 -j "CC2430_DEMO"

#1 Error   [ALG0012] Property "PCB Footprint" missing from instance U3: SCHEMATIC1, PAGE1 (2.00, 2.10).

#2 Error   [ALG0012] Property "PCB Footprint" missing from instance C2: SCHEMATIC1, PAGE1 (2.30, 0.30).

#17 Aborting Netlisting... Please correct the above errors and retry.

: ^1 \: U. w; @+ y

Exiting... "C:\Cadence\PSD_15.1\tools\capture\pstswp.exe" -pst -d "F:\gcht\CC2430\Projects\mysch.dsn" -n "C:\CADENCE\PSD_15.1\TOOLS\PROJECTS" -c "C:\Cadence\PSD_15.1\tools\capture\allegro.cfg" -v 3 -j "CC2430_DEMO"

' ^9 k! ~3 |- V/ u

错误解释

Error [ALG0012] Property "PCB Footprint" missing from part <Part Reference>: <Schematic> , <Page> (<LocationX> , <LocationY)>

A PCB Footprint (JEDEC_TYPE in Allegro) is required for all parts in Allegro. Therefore all parts without this property are listed before aborting the netlisting. You can add the PCB Footprint property by selecting the part listed, then choosing Edit Properties from the pop-up menu and placing a value, such as dip14_3, on the part.

在Allegro中,每个器件都需要一个PCB封装。所以在取消列出网表之前,软件会列出所有没有此项的器件。你可以选择列出的器件添加PCB封装,然后选择Edit Properties来编辑器件的值。


7 B  S6 y7 a3 t( j) C6 Q3 b

在导出Netlist 之前,只需要保证每个器件都是由封装的即可

[DRC0011] Reference is invalid for this part

The reference for the part is invalid. For example, this occurs when a part reference like U?A has not been updated. Update the part reference。


+ E! @* `) j" L) i: i' s

Reference项不可随意修改。

Allegro

Pin numbers do not match.  Check device file.

原因:原理图中的晶振给了两个管脚,而其封装却是四个管脚。

原理图与PCB封装对应原则:


& X$ s9 K, V% r$ s

除了PCB Footprint的名字要写对以外,还有一点,就是原理图的元件的管脚数目一定要和封装的管脚数目是一样的。这里说的管脚,包括了原理图中可能没有现实的Power Pins,不包括封装中的machanical pins;另外,原理图和封装的对应关系是依靠pin number来建立的,所以两者的相应的pin number一定要一样,而pin number是不是数字并没有关系。

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

1

主题

237

帖子

1591

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1591
2#
发表于 2010-9-8 11:43 | 只看该作者
bang帮顶下

35

主题

234

帖子

1926

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1926
3#
发表于 2010-9-8 13:54 | 只看该作者
顶!~~~

35

主题

234

帖子

1926

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1926
4#
发表于 2010-9-8 13:54 | 只看该作者
Q宠大斗乐  加人, Q. \; \; _& l% g, k9 H
帮派名号:情义Q宠
4 k' B6 e2 z4 K( A  ?& D帮主尊号:AJAN, a7 D% q5 H6 T. \) H4 `$ `( Y) i
帮派ID:753084

33

主题

441

帖子

5207

积分

五级会员(50)

Rank: 5

积分
5207
5#
发表于 2010-9-8 16:16 | 只看该作者
从CIS中调用元件,基本上不会出现上面的问题。

0

主题

8

帖子

-8993

积分

未知游客(0)

积分
-8993
6#
发表于 2010-9-8 16:58 | 只看该作者
不知道该说什么,总之顶下吧,继续

52

主题

685

帖子

4570

积分

五级会员(50)

Rank: 5

积分
4570
7#
发表于 2010-9-8 23:42 | 只看该作者
本帖最后由 黑月 于 2010-9-8 23:43 编辑 5 _6 g/ F0 r0 s% e0 l* c

: N1 ~+ M5 e5 h; D: f/ y原理图和封装的对应关系是依靠pin number来建立的,所以两者的相应的pin number一定要一样,而pin number是不是数字并没有关系。
1 `/ J5 ^! Q' @7 j& l& f" Z# k: a
& o' y3 ]- K9 n顶!!!

13

主题

648

帖子

3955

积分

五级会员(50)

Rank: 5

积分
3955
8#
发表于 2010-9-9 12:13 | 只看该作者
bang帮顶下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-29 04:16 , Processed in 0.061439 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表