找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 951|回复: 8
打印 上一主题 下一主题

DDR2/DDR3设计中,阻抗控制的必要性问题

[复制链接]

27

主题

179

帖子

1960

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1960
跳转到指定楼层
1#
发表于 2017-3-2 18:48 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
今天看到如下一段话:9 e. V2 J) f! T
DDR走线线宽与阻抗控制密切相关,经常可以看到很多同行做阻抗控制。对于纯数字电路,完全有条件针对高速线做单端阻抗控制;但对于混合电路,包含高速数字电路与射频电路,射频电路比数字电路要重要的多,必须对射频信号做50欧姆阻抗控制,同时射频走线不可能太细,否则会引起较大的损耗,所以在混合电路中,本人往往舍弃数字电路的阻抗控制。到目前为止,本人设计的混合电路产品中,最高规格的DDR是DDR2-800,未作阻抗控制,工作一切正常。& y! ]% ?& w3 {, K

! X9 K, {4 h/ ^( v. E. W; l" [5 ~

6 p3 y, F, \  |0 ]( ]! N: [6 m/ e- q有经验的同志说一下看法吧!
# y- H! d3 R( E2 T+ E
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
2#
发表于 2017-3-2 23:46 | 只看该作者
1 用共面波导方式做阻抗
' c* T1 K! _  r' ?2 如果是多层板,射频阻抗部门内层挖掉,再用共面波导方式做阻抗# F. C# j, ?, k$ }+ B3 Q
3 射频加粗做阻抗与DDR做阻抗完全可以独立

点评

是了,可以分开做。 另外,我还是想提一下,我的确是看到了那种DDR3不做阻抗控制的布线。 目标板层叠结构如图所示,DDR3布线在4个布线层都有布线,宽度都是4mil,power电源层在DDR3布线区分割出一块GND平面。但毕  详情 回复 发表于 2017-3-3 19:25

27

主题

179

帖子

1960

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1960
3#
 楼主| 发表于 2017-3-3 19:25 | 只看该作者
fallen 发表于 2017-3-2 23:46
1 o( o# \7 }; c  `1 P1 用共面波导方式做阻抗
- Q8 g" R1 }" j: E2 如果是多层板,射频阻抗部门内层挖掉,再用共面波导方式做阻抗
7 E% u+ S, z$ Y+ o: D2 S9 \& @3 射频加粗做阻 ...
, S: e* p, G+ A9 c
是了,可以分开做。% z3 }. Y/ g& X+ ~& V: [/ K% t$ P/ r+ k
另外,我还是想提一下,我的确是看到了那种DDR3不做阻抗控制的布线。
2 S( P. r% c: I6 [9 u目标板层叠结构如图所示,DDR3布线在4个布线层都有布线,宽度都是4mil,power电源层在DDR3布线区分割出一块GND平面。但毕竟从TOP(Layer1)到GND(Layer2),和Layer3到GND(Layer2)的距离是不一样的啊?这样的话,从Layer1 的4mil走线,切换到Layer3时再走4mil的线,阻抗就不一样了啊?1 {+ y. A5 ?- `$ j) c9 T

PCB层叠 1.6MM 6层层叠.jpg (190.88 KB, 下载次数: 4)

PCB层叠 1.6MM 6层层叠.jpg

点评

你自己计算下,就会发现很好做。  详情 回复 发表于 2017-3-4 00:34
这个叠层好控制阻抗的,如果需要,板厂可以帮你调整介质厚度和线宽  详情 回复 发表于 2017-3-3 23:48
可以调整叠层啊,ART01和ART03走线不需要一样粗,调整线宽,如果要做阻抗基本上是假8层去做了,不过还是比8层便宜。  详情 回复 发表于 2017-3-3 19:43

97

主题

710

帖子

2971

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2971
4#
发表于 2017-3-3 19:43 | 只看该作者
shiyi_jiang 发表于 2017-3-3 19:25
3 g$ V& h( m4 @2 U; W是了,可以分开做。
  {# v3 N, ~- z5 V另外,我还是想提一下,我的确是看到了那种DDR3不做阻抗控制的布线。/ e  E% O3 I7 F% y
目标板层叠结 ...

: I  ~1 f1 D% }' P[size=14.0000009536743px]可以调整叠层啊,ART01和ART03走线不需要一样粗,调整线宽,如果要做阻抗基本上是假8层去做了,不过还是比8层便宜。
* q  d' f% N: s1 R1 ?
这个家伙很懒,从来不写个人签名。

9

主题

249

帖子

5566

积分

五级会员(50)

Rank: 5

积分
5566
5#
发表于 2017-3-3 23:48 | 只看该作者
shiyi_jiang 发表于 2017-3-3 19:25
! n6 r) A5 ?% K- n; S/ Q( h1 h是了,可以分开做。8 b+ x" v, Q9 z% W( w9 J. I
另外,我还是想提一下,我的确是看到了那种DDR3不做阻抗控制的布线。
2 q) N1 b) N6 X3 S目标板层叠结 ...

% x- z# p. I! s: V2 B' s; L这个叠层好控制阻抗的,如果需要,板厂可以帮你调整介质厚度和线宽; t, C* a. t3 Y! P0 n7 D
' f! M  k# O9 j: x* K- n

, B# j+ K. j2 T4 }% O& `" f

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
6#
发表于 2017-3-4 00:34 | 只看该作者
shiyi_jiang 发表于 2017-3-3 19:25' S2 a3 s! h, A6 T5 `: i
是了,可以分开做。8 U# V8 Z8 [& s8 T4 H
另外,我还是想提一下,我的确是看到了那种DDR3不做阻抗控制的布线。
' Y+ l: `1 a4 s7 w# v: b4 {目标板层叠结 ...
- u9 ?$ ]8 F/ K! D- i9 N
你自己计算下,就会发现很好做。# @% q. \) |* l

5

主题

123

帖子

768

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
768
7#
发表于 2017-4-11 10:48 | 只看该作者
学习中
4 ^0 o: Q. K  ~- x, ^8 }. Z

11

主题

251

帖子

971

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
971
8#
发表于 2017-6-5 16:18 | 只看该作者
阻抗自己计算下,大概差不多就行了,没有绝对的,我是这么认为的。说到阻抗问题,有些硬件还真跟LAYOUT工程师扯蛋。

0

主题

1

帖子

24

积分

二级会员(20)

Rank: 2Rank: 2

积分
24
9#
发表于 2017-6-5 16:31 | 只看该作者
工作一切正常是在所有场景下都正常吗?有大批量长时间运行无故障的实际验证吗?可靠性是设计出来的,不是靠蒙。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-20 06:41 , Processed in 0.063635 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表