|
, s5 Y5 {) o+ H參考 JESD79-3E Spec.
3 m' [$ \; U: ~4 r" O
* o: P; S2 d5 |% ?6 E& q就信號本身的要求而言,差分信號就如同單端信號需要通過一定的電平及維持一定的時間,
6 w$ |* q* T1 n; h1 E我們不希望差分信號只通過交叉點一點點就當成是轉態,這很可能只是 Glitch。
: r$ a+ {( _4 O0 K: s但就時序而言,它就是一個相對的關係,你會想那應該也要用 VIHDiff 點當基準點,這樣才6 ~6 m* D1 Y7 Z2 z% {# Z
是的個認可的信號 (認可的基準點),但是因為這個點的時間是變動的,要定時序規格就會很麻煩,+ E6 T& U q" P% M
用交叉點為基準,就非常明確,只要時序餘量把變動因素考慮進來。例如 Derating value。
( D1 r7 G. ~' m另外,時序中有一個 CLK 與 DQS 的相對規格,你自己找找,也許它是以 CK/CK#的 X point 到8 m/ {8 ` E3 l; W+ k' j, J C
DQS/DQS# 的 VIHdiff(AC) 為量測點。
; V! e! R/ } Q; Z1 U
1 s) a3 `% P- L0 b! t) o Vix 越大情況之一是差分信號的 V+ 與 V-信號的上升/下降沿的斜率差異越大,它可能造成
6 B4 b2 H: p. e' D- M3 }; F9 _; M, aDuty cycle distortion,或 clock Jitter。但若保證它每一個周期都是完全一樣的歪斜,那每一個時脈" F; O% S$ ~+ H3 L$ F1 s4 b0 y1 ?
的周期還是可以維持一致。然而 Vix 若是太大,其電平對電路的實現可能也會有一些影響,所以訂
8 v7 U1 ]2 @5 t! d一個 VIX規格來限制差分信號正負輸出的 Slew rate 不要有太大的差異。
$ i5 d) f1 v$ `3 H; ]
7 U( g, g! O4 C& v |
|