找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
123
返回列表 发新帖
楼主: lkzuihao
打印 上一主题 下一主题

[仿真讨论] DDR3大牛进

[复制链接]

12

主题

93

帖子

702

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
702
31#
发表于 2013-11-26 16:40 | 只看该作者
lkzuihao 发表于 2013-11-26 16:32
1 ~- K3 w5 Z2 Q: }要仿换哪个电容,感觉很高端的样子,做不来啊还,学习..

% [! L+ ^$ T/ X8 q你的叠层P-G隔得远,所以去高频噪声效果不好,另外电容去耦网络阻抗可能偏大,所以跑高频时外加大量数据发送,电源着不住啦,崩溃。换哪个电容?估计得仿真下效果才会好点。
手机充值就来 http://ede8.taobao.com

1

主题

17

帖子

107

积分

二级会员(20)

Rank: 2Rank: 2

积分
107
32#
 楼主| 发表于 2013-11-27 09:06 | 只看该作者
jomvee 发表于 2013-11-26 16:409 |" v: |" n3 `/ |- G9 `
你的叠层P-G隔得远,所以去高频噪声效果不好,另外电容去耦网络阻抗可能偏大,所以跑高频时外加大量数据 ...
2 L4 m# N0 c5 g2 p7 Y
仿真这块一直没有去做过,如果做的话是仿的各个电源出入口某电容值的在某个频率的波动情况么,还是其他一些东西?电容去耦网络阻抗如何确定?

4

主题

33

帖子

-1万

积分

未知游客(0)

积分
-11730
33#
发表于 2013-11-27 16:50 | 只看该作者
不做仿真,风险很大, DDR3了毕竟。 楼主三思吧。

8

主题

55

帖子

1370

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1370
34#
发表于 2013-11-29 09:04 | 只看该作者
cpu和DDR3的0.75V参考电源怎么样

29

主题

361

帖子

2773

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2773
35#
发表于 2013-12-5 17:30 | 只看该作者
DDR3的timing budget fail.
( }) v7 w3 b: Q" ePlease using Hyperlynx run DDRx wizard
# _6 n9 c8 b. f$ Q1 Z# D4 ~從他的report 去tune layout您的問題就可以解決了

1

主题

51

帖子

217

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
217
36#
发表于 2013-12-6 21:50 | 只看该作者
lkzuihao 发表于 2013-11-26 16:02
5 N3 _0 p  V- I3 M+ [% ?核心电压的正常工作值是1.0V,挂机后电压没有明显变化。
/ `4 F, E0 I6 T近期可能会有新的打样,到时候把能想到的都优化 ...

$ S6 |, D0 p9 b# X0 v楼主问题解决了没呀?

1

主题

59

帖子

-9834

积分

未知游客(0)

积分
-9834
37#
发表于 2013-12-10 14:16 | 只看该作者
时序,等长

24

主题

126

帖子

-9305

积分

未知游客(0)

积分
-9305
38#
发表于 2013-12-13 14:13 | 只看该作者
1: 看看ODT是多少? 一般建议ODT60,或120; R- B3 ]  P* {% \* h0 ?
2: 2T模式打开,如果是地址出现时序的问题,2T模式会有帮助2 u/ Y( R% K. [* R6 h0 m8 K
3:自己的芯片,还是别人的芯片。自己的就要看IC内部设计是否有问题了!

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
39#
发表于 2013-12-20 16:12 | 只看该作者
问题的表现就是DDR3 ADD信号的时序出现了错误.这个和你的走线拓扑有直接的关系.走T拓扑,ADD信号的反射会很大,信号质量很难调好.像这种单向的信号,基本弃用T拓扑吧.) ?( K) h4 ~6 q1 a0 `
目前你们也不可能从新走线了.首先加点电容,其次就开2T模式吧.希望能解决你的问题
我做SI有两年了, 刚刚入门呀, 希望和大家多多谈论。

1

主题

17

帖子

107

积分

二级会员(20)

Rank: 2Rank: 2

积分
107
40#
 楼主| 发表于 2013-12-30 11:18 | 只看该作者
yejialu 发表于 2013-12-20 16:12. A: I% M4 p: L: n9 S6 `
问题的表现就是DDR3 ADD信号的时序出现了错误.这个和你的走线拓扑有直接的关系.走T拓扑,ADD信号的反射会 ...
, M( x% }# W3 j% v& w/ k
这位兄台,您是如何让确定的是ADD的信号时序出的错误啊?  指点下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-7-9 23:59 , Processed in 0.059959 second(s), 25 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表