找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1481|回复: 24
打印 上一主题 下一主题

[仿真讨论] 过孔问题

[复制链接]

71

主题

430

帖子

1544

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1544
跳转到指定楼层
1#
发表于 2014-3-11 16:18 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  大家看一下,这样斜着打过孔有哪些信号完整性问题?

过孔问题.png (23.7 KB, 下载次数: 1)

过孔问题.png
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

7

主题

106

帖子

3390

积分

五级会员(50)

Rank: 5

积分
3390
推荐
发表于 2014-4-12 08:26 | 只看该作者
sunpeng7801567 发表于 2014-4-9 15:110 a$ l, t: G* d8 g0 l1 X! r9 |
恩,是的,内电层我用的是正片,要是负片的话就可以了是吧?于老师   (附件的图是内电层用的是负片 ...
8 e  U! d" \7 T7 k+ e
看你的图好像是用的cadence,但又把pin number打开。负片是可以执行规则的,当规则大于负片的anti pad时,会采用规则的间距设置。且如果你想显示负片的规则,setup里要勾选thermal选项。9 x( m5 X5 E1 @' `. ]5 T
上面一位兄弟的问题,10mil via-shape的间距是否可以:一般经验是不低于4mil都可以,满足板厂工艺要求就好。当然,如果板子简单,可以间距大点,这样选择的板厂的范围也会大,价格也会更便宜。

7

主题

106

帖子

3390

积分

五级会员(50)

Rank: 5

积分
3390
推荐
发表于 2014-4-12 08:19 | 只看该作者
1.上面于争老师说的moat槽问题;3 i* b2 r4 ?2 d. `8 L: {$ t* M
2.你自已所说的参考面不一致问题,由于没有叠层,我们无法看到。如果是参考两个不同平面那肯定会耦合更大的回流电感,电源噪声也会有,EMI、串扰也会有;
% |9 A1 g5 L9 i6 I! I3.上面也提到的STUB问题,但对于此信号来说,主要影响在于振铃,不会有较大的本质的影响;主要还是因为你的信号频率不高的原因,如果太高,就不止这些了。10G以上的高速SERDES会因为这样长的STUB而失效,且无法补偿。7 Z1 W$ P) c7 w
4.还有一点,老生常谈,为何不能少两个过孔呢,走线尽量优化,少打过孔。

71

主题

430

帖子

1544

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1544
推荐
 楼主| 发表于 2014-4-9 15:11 | 只看该作者
本帖最后由 sunpeng7801567 于 2014-4-9 15:14 编辑 & L4 ]+ I2 B/ ~- X+ R
于争 发表于 2014-4-9 11:54* Z( k5 z6 ^/ Q5 q
如果可能,不要让过孔割断平面!
# I/ F( F5 R( k2 }6 o当你不知道哪个因素是“压死骆驼的最后一根稻草的时候”,不要放任这些因 ...
% C; p8 R( d+ P* }! T1 d( `5 C

0 F( D% u2 F9 R6 o, {3 o  恩,是的,内电层我用的是正片,要是负片的话就可以了是吧?于老师   (附件的图是内电层用的是负片效果)

1png.png (18.31 KB, 下载次数: 0)

1png.png

2

主题

13

帖子

82

积分

二级会员(20)

Rank: 2Rank: 2

积分
82
2#
发表于 2014-3-11 23:30 | 只看该作者
并不是每个VIA都会引起信号完整性问题,需要看你是什么信号。看你这样走线,应该不是什么高速信号

71

主题

430

帖子

1544

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1544
3#
 楼主| 发表于 2014-3-12 11:54 | 只看该作者
Jaedon 发表于 2014-3-11 23:304 l6 t7 |, m! z, O
并不是每个VIA都会引起信号完整性问题,需要看你是什么信号。看你这样走线,应该不是什么高速信号

- e6 F) R# j$ Q8 E. p  是高速信号,这个问题会产生参考平面不连续问题,进而产生电源噪声问题

2

主题

13

帖子

82

积分

二级会员(20)

Rank: 2Rank: 2

积分
82
4#
发表于 2014-3-15 14:00 | 只看该作者
从你这样layout来看,你这根本不会有很高的速度,因为高速信号基本不会像你这些经过via之后,还有分两段走的

71

主题

430

帖子

1544

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1544
5#
 楼主| 发表于 2014-3-17 14:27 | 只看该作者
Jaedon 发表于 2014-3-15 14:00
2 S+ i/ K" @1 f9 p; B6 p从你这样layout来看,你这根本不会有很高的速度,因为高速信号基本不会像你这些经过via之后,还有分两段走 ...

) X* k! h( D, ~- m那应该怎么走,才可以,前辈,能不能给我建议?

4

主题

41

帖子

403

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
403
6#
发表于 2014-4-3 23:17 | 只看该作者
“一连” 菊花链

3

主题

82

帖子

227

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
227
7#
发表于 2014-4-5 22:04 | 只看该作者
本帖最后由 于争 于 2014-4-5 22:05 编辑 ( O: [; m  S( ~% L3 n
+ |9 i: n6 q+ H4 ?
这种拓扑,再加上这种打孔方式,电平2.5V以上、速率几十兆以下可能还能对付。低电压高速率的信号,打板前先拜佛。
9 \6 N5 ?( K: M1 F  u实在搞不懂为什么总会看到这种布线方式,难道就是为了美观,过孔搞成一条线也没啥好看的啊。" i! C/ b! x6 U0 P/ r
这种布线方式失败的板子很多。

71

主题

430

帖子

1544

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1544
8#
 楼主| 发表于 2014-4-7 15:47 | 只看该作者
于争 发表于 2014-4-5 22:042 k+ l/ C& g: L2 A6 n7 C& }5 @, q1 D0 X
这种拓扑,再加上这种打孔方式,电平2.5V以上、速率几十兆以下可能还能对付。低电压高速率的信号,打板前先 ...

8 H5 P& m3 n9 R6 d" B恩,说的太对了,以后还是打成双排孔比较好

12

主题

219

帖子

659

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
659
9#
发表于 2014-4-8 15:13 | 只看该作者
sunpeng7801567 发表于 2014-4-7 15:47
, O- Y% U; C: y$ U- o; q8 ^7 k0 N恩,说的太对了,以后还是打成双排孔比较好
# f1 i, E  M+ }7 A: P0 }
怎么样处理才是正确的,指教。

1

主题

6

帖子

70

积分

二级会员(20)

Rank: 2Rank: 2

积分
70
10#
发表于 2014-4-9 11:34 | 只看该作者
学习下,坐等回复。

3

主题

82

帖子

227

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
227
11#
发表于 2014-4-9 11:54 | 只看该作者
如果可能,不要让过孔割断平面!
1 i8 `$ q$ E- L! d7 X$ _7 _当你不知道哪个因素是“压死骆驼的最后一根稻草的时候”,不要放任这些因素自流,要管控。

71

主题

430

帖子

1544

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1544
13#
 楼主| 发表于 2014-4-9 15:12 | 只看该作者
hukee 发表于 2014-4-8 15:13  u1 m6 O) h8 Y. Y
怎么样处理才是正确的,指教。
( j# o; t! m4 G
  相邻内电层用负片就可以了
* U$ b6 |. d+ e

12

主题

219

帖子

659

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
659
14#
发表于 2014-4-10 11:57 | 只看该作者
sunpeng7801567 发表于 2014-4-9 15:12
& n% ]+ r+ k1 o/ Y0 w% Z) S7 e4 ]相邻内电层用负片就可以了
! Z1 e: ?+ Y- {& L8 c: T$ P0 X
不是正负片的问题,上面于老师说了,不要隔断参考层,吧via错开,参考面包围via。
( y( A3 T* z! s1 |4 }8 `& A- V; H+ Y6 N; n# W7 w
一般我设置3.3v 内层via to shape 10mil 不知道是否大了?

71

主题

430

帖子

1544

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1544
15#
 楼主| 发表于 2014-4-10 18:53 | 只看该作者
hukee 发表于 2014-4-10 11:574 [  ]: n' S0 u, r. O* {+ _" N1 `4 |
不是正负片的问题,上面于老师说了,不要隔断参考层,吧via错开,参考面包围via。
6 {& G+ W0 p2 V. M+ D! Z* B$ T; H( ~; ~; P6 H
一般我设置3.3v 内 ...

5 p; X  R$ _5 f- ?* `* g0 u  负片是没有规则设置的,我们看到via via之间无shape是我把内电层也设置成了正片,就出现这个效果了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-18 14:34 , Processed in 0.067075 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表