找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 945|回复: 0
打印 上一主题 下一主题

关于在PADS Logic中使用层次化设计的问题

[复制链接]

1

主题

4

帖子

-1万

积分

未知游客(0)

积分
-11959
跳转到指定楼层
1#
发表于 2008-8-20 09:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
领导要求我们使用这种方式,其目的有两个,第一为最顶层设计图能够非常清晰,可读性强;第二为可以通过自顶向下的方法对原理图的网络连接做出约束。
; w7 n# n. ~) M* Y7 `! t经过试验,目前碰到如下几个方面的问题,不知道有哪位高手能够解决:6 M: g* ~; m8 K. ^) W
1.在将SHEET生成为SYMBOL时,只能将OFFPAGE生成为SYMBOL中的管脚,而无法将总线以及NET生成为SYMBOL中的管脚,这样就无法把数据总线、地址总线等用简明的方法在SYMBOL中表达出来。但对于大型器件(例如有几百个甚至上千个管脚的FPGA、DSP等)来说,这样非常不便。1 h) M& o5 S0 B. A; P- j
2.也可以考虑将器件拆成若干个BANK,并在一个SHEET中将其与需要对联的器件连接好,但这样在高层的图中就没法看到器件之间的连接了。
, ]  i8 D+ I8 U
+ m. t0 H( }" K( |4 E目前我们也想不出更好的办法了,请高手指点,谢谢。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-26 08:25 , Processed in 0.053766 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表