找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2132|回复: 22
打印 上一主题 下一主题

Mentor Expedition使用总结之交换管脚。

  [复制链接]

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
跳转到指定楼层
1#
发表于 2012-12-28 14:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
      最近做了一个FPGA管脚交换的项目,总结一下管脚交换,分享给大家,希望有用。
8 Z8 M! P) S2 C' ~ ExpeditionPCB中管脚交换介绍.rar (772.82 KB, 下载次数: 421)

评分

参与人数 2贡献 +12 收起 理由
ray + 10 很给力!
月光倾城 + 2 很给力!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏2 支持!支持!4 反对!反对!

23

主题

173

帖子

1599

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1599
推荐
发表于 2015-5-11 14:31 | 只看该作者
li_suny 发表于 2012-12-28 16:43
3 W8 e' [% M9 {6 b: m1 f3 O写的非常好!学习。8 f5 h; o1 j  Y( Z3 D1 S
大规模的FPGA优化可以尝试一下I/O Designer,用熟悉了还是很方便的。
; a8 e" A# Q& d: [% }
请问IO Designer有教程吗?没看到有这方面的书籍哦
. s' W8 t; l) h( n3 D0 B& d1 q

0

主题

2

帖子

42

积分

二级会员(20)

Rank: 2Rank: 2

积分
42
推荐
发表于 2014-3-22 23:57 | 只看该作者
我用了这方法后,EDIT part 后保存不了,主要是关联的SYMBOL管脚识别不到,要么就是全乱了

0

主题

4

帖子

3

积分

初级新手(9)

Rank: 1

积分
3
推荐
发表于 2015-8-2 23:04 | 只看该作者
谢谢分享,,,新手,菜鸟,学习中

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
5#
发表于 2012-12-28 16:43 | 只看该作者
写的非常好!学习。
" X: Q! c, r# g+ q/ [大规模的FPGA优化可以尝试一下I/O Designer,用熟悉了还是很方便的。

点评

请问IO Designer有教程吗?没看到有这方面的书籍哦  详情 回复 发表于 2015-5-11 14:31

40

主题

233

帖子

1361

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1361
6#
发表于 2012-12-28 16:53 | 只看该作者
这样做的话 在原理图上是交换的网络名还是?反标SYMBOL没什么问题吧?

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
7#
 楼主| 发表于 2012-12-28 16:53 | 只看该作者
谢谢李老师! 目前主要在做PCB设计这块,I/O Designer现在试着用来建FPGA的库,这个挺方便的,后续有机会全流程用一下。/ A% p+ f* a& z0 U- B" }
李老师,您的书买了,正在读,后续有问题再请教您!

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
8#
 楼主| 发表于 2012-12-28 17:02 | 只看该作者
如果是Mentor全流程:第一种是将流程先改为Keyin网标流程,交换完管脚后,对比前后两个网表,根据对比结果修改原理图。第二种是不改流程,那就只能在Bank内交换,给每一个bank加上可交换属性,在bank内做交换,交换好后反标,原理图会根据交换信息修改symbol的pin号。

40

主题

233

帖子

1361

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1361
9#
发表于 2012-12-28 17:14 | 只看该作者
zmg2007 发表于 2012-12-28 17:02
6 D0 x# G2 a- d, q3 z" J: y$ V如果是Mentor全流程:第一种是将流程先改为Keyin网标流程,交换完管脚后,对比前后两个网表,根据对比结果修 ...
- @8 I: s4 @, z; j
修改symbol的PIN脚号,这个方法曾经使用过,但是在后期检查的时候容易出错,在IO desigener上交换的是网络名。如果这种方法也可以的这样做的话就爽了,毕竟IO那东西需要硬件设计师配合。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
10#
发表于 2012-12-28 17:18 | 只看该作者
本帖最后由 li_suny 于 2012-12-28 17:19 编辑
, f6 B$ f$ \4 L7 u7 h
zmg2007 发表于 2012-12-28 16:53
) q* Q" n4 n. \# A谢谢李老师! 目前主要在做PCB设计这块,I/O Designer现在试着用来建FPGA的库,这个挺方便的,后续有机会全 ...

/ E5 P# o2 Y* @4 [: F6 e
" ?4 {- u) J3 B$ R+ p不敢称老师,仅仅是在SiP方面参与了一些项目,觉得这项技术是以后PCB的一个发展趋势,加上EE Flow的一些新功能需要介绍给大家就写成了这本书,里面包含了一些个人的理解和技巧。
/ H) m5 Q0 \9 _8 G/ G" `; Q- Z. l4 S2 `+ i: U  q3 B: t
在很多方面还要向大家学习!( }, B) H, @  Y# |7 Q8 I
多交流,共同提高!谢谢!$ T. H0 M4 z  ?0 y5 B9 u% }

& P: a; s% s# ?, I# N' V$ v

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
11#
 楼主| 发表于 2012-12-28 17:19 | 只看该作者
呵呵 是呀  AD的反标是可以选择交换Pin号还是Pin上的网络名,这点做的比较好!

40

主题

233

帖子

1361

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1361
12#
发表于 2012-12-28 17:23 | 只看该作者
还是需要奥肯思跟Mentor总部提提建议,我现在都是在使用最笨的方法调管教了,IO在硬件的配合下用了几次,很爽,但是大多数还是手动调整,悲催的很!

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
13#
发表于 2012-12-28 17:42 | 只看该作者
海龙 发表于 2012-12-28 17:23 8 z% F/ L2 |$ o6 O6 I
还是需要奥肯思跟Mentor总部提提建议,我现在都是在使用最笨的方法调管教了,IO在硬件的配合下用了几次,很 ...

" J% @& B. E3 V: u/ i; u9 z建议把I/O 的功能下放到Expedition?这倒是个好主意!

8

主题

199

帖子

1713

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1713
14#
发表于 2012-12-29 12:53 | 只看该作者
zmg2007 发表于 2012-12-28 17:02 2 T( X  i4 X: f
如果是Mentor全流程:第一种是将流程先改为Keyin网标流程,交换完管脚后,对比前后两个网表,根据对比结果修 ...
  O7 ~# R$ n$ o, h) g
"第一种是将流程先改为Keyin网标流程"
, {1 `, L* a: N! l; Y) T" \8 u5 U$ i" v& a+ s) C. M
这个在哪里设置?

3

主题

56

帖子

-8953

积分

未知游客(0)

积分
-8953
15#
发表于 2012-12-31 15:42 | 只看该作者
学习了

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
16#
 楼主| 发表于 2013-1-4 09:33 | 只看该作者
givealittletime 发表于 2012-12-29 12:53
: ]) t" G- F( M  x9 T"第一种是将流程先改为Keyin网标流程"
/ z% O3 d$ {! t1 j8 s6 W% ?  L, _+ ]
" F; q" _: s% G5 c5 {; o% {% ~这个在哪里设置?

2 u, R+ A7 w. ~. S' C0 u5 y1 ~1. 新建一个库,在库文件夹下有一个lib\Templates\Layout下有一些ExpeditionPCB模板(也可以自己新建一个ExpeditionPCB模板),拷贝一个出来,把之前工程下的Logic文件夹考到这个新模板下,并把Logic下的Netlist.aug文件复制一个把后缀改为kyn。) J6 W! r% E. s/ u  C& v  |0 W% k& E
2. 打开这个ExpeditionPCB模板,并把层数改成和你工程一样后保存退出。
4 B3 \+ C( C, t4 e; k- W3. 把ExpeditionPCB模板里的PCB下的Layout文件夹删除,将你工程里的Layout文件夹拷过来。打开这个数据即可,改为kyn网标流程后做一下前后标注。
3 ~3 Q( i0 c- U! [6 S, M* V你试试。

0

主题

157

帖子

2119

积分

认证会员B类

Rank: 25

积分
2119
17#
发表于 2013-1-6 09:21 | 只看该作者
非常棒的资料

6

主题

187

帖子

1333

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1333
18#
发表于 2013-1-21 09:58 | 只看该作者
感谢分享!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 15:45 , Processed in 0.103534 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表