|
DDR的电源说明: L% O( m; P8 \2 M# i3 I
5 a: C. N' B% n+ Z4 h- _
1,DDR的电压:
% i) Y4 @) {8 ^/ o1 g- A; b9 s2 ~5 u8 b6 Z8 \" Y$ w
DDR逻辑所要求的2.5V VDD的误差为+200mV.为保持噪声容限,VTT必须以±3%的精度跟随VDD变化,且必须等于VDD/2,大约为1.25V,精度±3%.最终VREF必须与VTT相差+40mV.
4 g4 U% e& O' i& f! ] i% [; W; b9 G
2,vref电压:
7 y3 t9 [ f% j6 B! O- G+ K4 B% j, i: I# v! F' Q
为参考电压,要求精准恒定,用于判断信号高低电平的依据
9 q6 F, L: ~7 E$ X' V3 B( s q% g4 S: b- G9 y( F3 U. A
3,vtt电压:& @2 m g$ n. ^' q
' X' C2 Z* B& ?# q" p用于上下拉电阻的电源,电流大,波动大,噪声也大。, i9 h* \( Z. \
$ C! _ S" U0 F7 _3 H
通常与DDR的电压,VERF电压要严格分开。
2 p) G7 |( K/ r1 X' h- n! H, a; o |
评分
-
查看全部评分
|