找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 657|回复: 0
打印 上一主题 下一主题

不关心的路径怎么设置约束

[复制链接]

3

主题

4

帖子

-8918

积分

未知游客(0)

积分
-8918
跳转到指定楼层
1#
发表于 2012-5-31 11:27 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大家好,
) I4 h8 o5 y" I# B3 b我有一个FIFO,深度为8196。通过FULL信号来控制FIFO输入暂停,即通过锁定FULL信号然后通过一定的逻辑来控制FIFO写入信号。直到CPU通过复位信号恢复输入输入。4 [1 h) M( N1 {3 {$ u5 c! g
如果FULL信号延迟太多,则FIFO的频率跑不上去。但实际上FULL延迟对实际使用影响不大,因为FULL翻转时的那段时间的数据可以丢弃,准确与否都不重要的。我需要修改FULL这个参数,使得综合布局的时候不需要考虑FULL信号的延迟,尽量把FIFO输入的时钟频率提上去。5 K+ \' u; x( u' ^: o& J1 }
请问各位大师,这样的设计约束怎么设置呢?, ]' U) B7 N6 _8 S' `4 j& M
先{:soso_e102:} 谢谢哈
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-25 22:47 , Processed in 0.052326 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表