|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Orcad capture导allegro的网络表需要满足以下条件就不会报错? X6 L: y, m7 Y
1.元件脚必须有name,而且不能同名。(最好也将pin number填写完整)' }+ h) ~& N6 h0 I
2.元件名称还不能太长,最长不能超过31个字符。8 G E' Z# x2 ^) {& U6 g6 ^ g
3.管脚的类型也不能冲突。" G) Z& I* L' a) O8 t8 k' u" `7 Z
4.封装名称只能使用“0-9”、“a-z”、“A-Z”、“_”等字符,不能使用“/”、“[ ]”、“( )”、“#”、“+”、“*”、空格及小数点等非法字! U4 s% c2 {& s) [( S
符。
+ o& }; \: a" y5.一个网络只能有唯一的一个网络标号,一一对应。
4 V3 n2 a5 F9 r! e6.封装的管脚数必须与ORCAD原理图上封装管脚数一致,且PIN Number也必须一致。
; y, Q' D2 l# J7 A7.注意封装的device有时会出错,里面的PINCOUNT会变为0,需要重新修改。
, S/ M$ O( j$ \6 D# \$ O6 W8.分裂元件的每部分source part应该相同,不然产生网表会发生冲突。" ^! F- _0 h7 b4 M4 T% U
9.库路径设置正确。
3 E. x* `8 x/ [; f$ J |
|