找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1103|回复: 4
打印 上一主题 下一主题

驱动端并联端接会有什么后果?

[复制链接]

17

主题

48

帖子

-8915

积分

未知游客(0)

积分
-8915
跳转到指定楼层
1#
发表于 2010-12-15 11:02 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在一些双向信号里,都要求驱动的时候把并联端接关掉,接收的时候把并联端接打开,一直不明白是为什么?0 I4 C) c+ ^! ]: p
如果一直把并联端接打开会有什么影响?5 _% |4 x/ u8 |$ l
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
2#
发表于 2010-12-16 12:48 | 只看该作者
你说的是DDR2/3 ODT信号了.
8 L% g" G7 n' I. U! ~  @2 e# |9 j7 o' D- _# u4 t
你理解一下信号为什么需要端接,端接的位置。& f7 K* x1 `& e* z+ }

3 s- E& w* M2 r+ z8 o2 G% U/ R然后你在考虑 读 写操作分别端接的位置。
0 }0 O7 A9 }4 |$ I
* @9 n$ l! T2 Z( X

17

主题

48

帖子

-8915

积分

未知游客(0)

积分
-8915
3#
 楼主| 发表于 2010-12-17 10:38 | 只看该作者
回复 liqiangln 的帖子3 t' h- x4 G& p( I3 e) [/ F

1 a! K) ^# u( a* B+ `对,是DDR3的ODT信号。1 {1 O3 w5 X$ L7 O( ]" i
端接一般是为了减少信号反射吧,源端用串联端接,终端用并联端接。- M( Q( b; O  s6 @3 Y

" ?; ^  g$ p2 n  ]如果源端也有并联端接,会有什么后果吗?* O, w" ^' ^" {

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
4#
发表于 2010-12-17 12:47 | 只看该作者
端接的原因是知道了。7 r  W% U7 y+ F  r; o: x- g

" @' k9 O) G+ s# x, X* B$ T( z 那么端接的位置呢,放在什么地方都可以吗?或者说在你的总线上挂一些电阻。。。

3

主题

47

帖子

1074

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1074
5#
发表于 2010-12-21 10:54 | 只看该作者
由于反射现象的存在,信号传播路径中阻抗发生变化的点,其电压不再是原来传输的电压。(阻抗增加有限值、减小有限值、开路(阻抗变为无穷大)、短路(阻抗突然变为0)。
6 w' n% y7 T9 h" o9 N* s9 N+ m)这种反射电压会改变信号的波形,从而可能会引起信号完整性
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 10:04 , Processed in 0.057052 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表