找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 5328|回复: 17
打印 上一主题 下一主题

请教orcad网络表导入allegro问题,急!

[复制链接]

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
跳转到指定楼层
1#
发表于 2010-9-11 22:13 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
5E币
我最近做一个案子,原理图和pcb都是在原有基础上修改,但是改动比较多,orcad原理图做好后导网络表进allegro问题了:
# _& p6 {% K" y* j
7 l% S; L# {; F原来的原理图和pcb应该使用新的方式导网络表的,也就是在orcad--tools--creat netlist时选择第一项PCB Editor;
! u6 ]7 Q5 h; z' p& K* |6 [1 y4 a我使用的是orcad--tools--creat netlist--other里选择allegro.dll格式导出,因为我对这个方法比较熟悉,但是用这个网络表导入pcb时提示错误:
: F- T" c  ~& f; l5 q
" v# L3 ^. v9 E- B- e- R( c, m' M4 F点“OK”后弹出提示框,里面有一大堆错误。
6 n# H! }# j; j- F
2 [1 F* k  V: I* A请问:我使用的方法导出的网络表和原始的格式是不是不兼容,因为要覆盖原始的logic数据?1 I+ d  j+ F  L
8 @9 D# f  `0 O9 {* j
应该如何解决这个问题?是不是必须按照原始的格式生成网络表才行?
' K1 i$ y7 W+ s3 Y# c
2 B' t8 s4 w$ v9 A5 O这个问题搞了好久都不行,小弟非常着急,希望有高手能指点一下,多谢!0 X! W1 u$ ?0 o; g2 [! ?9 ^# l3 l, a1 F

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

23

主题

374

帖子

2184

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2184
2#
发表于 2010-9-11 22:33 | 只看该作者
你好歹把报错信息发出来
250 字节以内
不支持自定义 Discuz! 代码

23

主题

374

帖子

2184

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2184
3#
发表于 2010-9-11 22:35 | 只看该作者
另外,用新导法能有多困难?既然原来都是新导法,那封装和lib就应该比较正规,直接用新导法应该方便得多
250 字节以内
不支持自定义 Discuz! 代码

39

主题

206

帖子

1385

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1385
4#
发表于 2010-9-15 15:08 | 只看该作者
把你的报错信息发出来看看。

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
5#
 楼主| 发表于 2010-9-15 15:38 | 只看该作者
#1   ERROR(102) Run stopped because errors were detected- |6 A: P1 N: {# I2 s- x
- Y6 w" K6 G& r- y
netrev run on Sep 15 15:33:23 20107 v) D  g1 y/ a3 ]" _
   DESIGN NAME : 'M2010_V01_0915'
, H, f9 e. L: q   PACKAGING ON May 28 2006 22:05:31. x1 `. p0 v7 X

: X) t9 g: m5 Z% f   COMPILE 'logic'
; [1 d; u9 O# p& S. ?  w7 ^/ V) \: ^   CHECK_PIN_NAMES OFF
6 u) H  u( R! Q  F: ^" ~1 L! O7 o   CROSS_REFERENCE OFF+ ~- E6 u' R( x# D0 @' a1 a
   FEEDBACK OFF" {& L- l( C: v- L
   INCREMENTAL OFF$ e* ~7 M1 m/ ]
   INTERFACE_TYPE PHYSICAL
5 W3 ^7 t$ L5 v0 ~   MAX_ERRORS 500" d" `- u6 m( ]$ H0 d
   MERGE_MINIMUM 5' q! u! D' k$ f+ W
   NET_NAME_CHARS '#%&()*+-./:=>?@[]^_`|'
3 r" \9 J* M/ ]" v! E% p5 M   NET_NAME_LENGTH 24( L; h) A, t6 @) {$ [
   OVERSIGHTS ON8 y& u- T% i8 L; d) w1 U
   REPLACE_CHECK OFF9 w) D/ v! t- }5 K! Q
   SINGLE_NODE_NETS ON! {) O0 d6 a5 c- Y( u2 x
   SPLIT_MINIMUM 0: M- C, F! T9 X* r, [. N4 Q0 {. S
   SUPPRESS   20
* m1 V6 f. Q, K3 @0 _* g% S   WARNINGS ON
+ N0 J  ^* }" d
, k) R3 y+ h" E! R  `: ~  1 errors detected
7 O, D+ t' I; n5 a: S* Y* E( I# H No oversight detected
* X3 z; B4 a- b7 L No warning detected0 e0 j4 b4 A# W% I) ^: S4 e  O

, U- b4 w6 Z; n6 \/ y- Scpu time      0:03:49
7 p' g$ w$ v2 A) e0 N& g; welapsed time  0:00:02
- d; d  W% g. g/ @; J" g% m* A" Q0 S
$ X: S+ S5 M, k4 O上面是报错的信息。( \! Z5 G+ J# l* f( Z

3 y( m; Q$ a( j8 \我改了元件封装,导入时“place changed component”选项选的是“Always”会这样。
: ^# ^0 N+ l. @, X: @) I  O选择“Never”或“If same symbol”就不会出错,但这时PCB上所有更改过封装的元件全部不见了,要一个个找出来再放回原来位置,基本上都是电阻电容,数量太多了,这么做太痛苦了。8 `2 G( W5 {/ D4 s: Q

6 `) q$ `8 x# m* A请高手指点,谢谢!

10

主题

62

帖子

1271

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1271
6#
发表于 2010-9-15 16:39 | 只看该作者
我也不太懂! 还没接触到。

18

主题

182

帖子

-9066

积分

未知游客(0)

积分
-9066
7#
发表于 2010-9-15 16:52 | 只看该作者
1,你发出来的信息是说有一个错误。当时没有发错误内容,请你再自己看看。看看是不是有什么特殊字符,或者原理图库引脚和pcb库没对应这些。
: \& z1 c& V; s0 T( X8 g2,从capture导入到allegro不用你说那么复杂,只要在capture项目根目录面板,选择netlist(有个快捷键的),然后选择导的pcb路径即可。这里说不清你可以自己再查。
pkkong

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
8#
 楼主| 发表于 2010-9-15 17:44 | 只看该作者
我在修改user performance里面的参数后,点OK保存,出错提示:
% q- ^% i( U* n: B9 F“Changes not saved, cannot update the env file 'C:/pcbenvC:/pcbenv/env'”.1 a8 Y  h' V; Q( }' U$ h
env文件的路径是在C:\pcbenv\env里面,但提示的信息里面的路径好像不对,请问这是怎么回事?# e/ x7 w% {) G  `1 n# _2 t
我怀疑前一个问题可能和这个也有关系。

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
9#
 楼主| 发表于 2010-9-15 18:24 | 只看该作者
回复 7# pkkong ; Z4 l  N# x' g! H$ d

# x, Q8 |2 Y" w1 Z多谢你的回复!2 g! q6 C1 q; W) g' G( H! E
% r5 p" _8 Q* u. z) [* R
capture导入allegro问题已经解决了,使用新方式导入,没有问题了。- W/ D/ O4 R2 ?7 f

0 T) F& P6 m" c  [" a. u上面发的错误信息,是在capture中把所有电阻的封装从0603改为0402后,生成网络表导入到allegro时提示出错,我就不太明白了,改封装怎么会影响到网络表导入错误,而且没有错误的明细;至于路径及命名经过检查后都没有非法字符。1 V. b: {% R3 B7 s- l; M

4 b4 y) R' `) b' J而且导入时“place changed component”选项选的是“Always”会这样。
9 ?0 r* f' Q# k& `7 V( p+ \! d6 u! d; r选择“Never”或“If same symbol”就不会出错,但这时PCB上所有更改过封装的元件全部不见了,要一个个找出来再放回原来位置,基本上都是电阻电容,数量太多了,这么做太痛苦了。

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
10#
 楼主| 发表于 2010-9-15 19:41 | 只看该作者
另外,我发现当把原理图全部恢复,然后同时修改两个电阻的封装后,生成网络表导入到allegro中就会提示出错。
; \$ R* v. C; ^& F1 ?% U5 v  {& Y- V这是因为某些设置不对引起的吗?
% e  \( A9 g7 _. w: }0 X! E# E请指点,谢谢!

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
11#
 楼主| 发表于 2010-9-20 21:33 | 只看该作者
还是没有解决啊,我哭4 H9 J" x( H8 c; w5 m+ m
现在只要更改电阻的封装,导入网络表,allegro就会报错,我不明白为什么更改单个电阻封装就可以,但一次性多改几个电阻封装就会出错!
0 a. X5 G, m7 ]! s/ D求高手指点一下!

2

主题

120

帖子

-7721

积分

未知游客(0)

积分
-7721
12#
发表于 2010-9-24 22:58 | 只看该作者
用 other-telesis.dll 格式试试。

9

主题

175

帖子

698

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
698
13#
发表于 2012-9-19 16:52 | 只看该作者
我也出现这样的问题,怎么解决的啊啊,高手指教

90

主题

303

帖子

3547

积分

五级会员(50)

Rank: 5

积分
3547
14#
发表于 2012-9-19 17:03 | 只看该作者
把原理图,pcB库发来看看,qq;1140192329

0

主题

71

帖子

1576

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1576
15#
发表于 2012-9-20 08:26 | 只看该作者
学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-19 13:16 , Processed in 0.064181 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表