|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
“Has no driver”的解决方法! R+ X% U7 i$ m { p# k: x+ A
# `0 t8 E5 P0 p" U
今天在进行原理图绘制完成后,对其进行编译,发现出现好多相同的错误:“......has no driver”,找了很久,没有发现什么错误。经过慢慢摸索:原来,我开始只是新建了一个schematic文件,即单单是对一个sch文件进行编译,所以,出现了前述的“has no driver”的error!
- H( F5 w' m) ?
0 a: C9 w1 ?6 V7 X2 A& s) n2 d7 |( M2 t2 F
解决方法:8 x: [8 J x6 o
将schematic原理图添加到某工程,再编译就不会出现那些error了。
5 m* f- h% C6 ^, W$ L$ F& B5 ^ }9 c
% ?0 r3 j4 r W; t还可参考:
) ]( M, t; U9 B& {2 y- H! g解法一:你使用的元件对应的引脚是输入的,可以改变原理图中对应元器件的引脚属性解决。
; Y8 K1 Q# M* D# ?1 N' c& d0 i4 ^4 Q- x4 |/ z. [1 [) L
解法二:在protel中,软件会检查你的输入管脚有没有连,这样的好处是提醒画图的人还有输入管脚悬空的,我们知道,在电路系统中,大部分输入管脚是不允许悬空 的.所以建议画图的人在做原理图库的时候尽量把元件管脚的属性加上,这样可以不让自己出错.如果有输入哪个管脚必须悬空的话,可以在上面添加忽略ERC检查.这样编译的时候就没有警告了! : G3 `6 O5 D( q V! a
9 S5 |8 [1 V8 O4 J$ W6 H. y解发三:在做元件封装的时候,管脚的electrical type有很多选择,一般情况下,选择passive就没事了, f# U+ |: j+ Y1 N5 L
8 x) k5 Y. p) r解发四:设置属性。在Project-Error Reporting-Violations Associated with Nets
4 A# } @1 }4 jSignals with no driver中,选择no report, : B) \' u4 K9 I+ A; \' g( ~
$ E1 ]; ]! J8 K) I. K
! O) l7 l4 v% T# v更多内容,请点击 冰剑工作室 |
|