|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 hdjun 于 2009-8-12 00:10 编辑
, ~: O+ j& t0 W: B" x" S) j I; j9 d! b( l
最近画板子,发现一个很奇怪的问题:allegro 在处理via 打在 pin 上的(如PCB背面滤波电容的pin)而没有用cline 将pin和via连接的情况下,是否会报Unconnect net 错误。我一直的理解都是一定会报Unconnect net 错误的。同样的板子我之前就做过一次unconnet pin检查,并将所有pin 和via 等没连接到pin 中心或者via 中心的cline 都删除重新连接过了,也就一直没有再报unconnet net 错误。最近要投版了,发现仍然有很多via 打在pin 上的 没有用cline 连接的pin 。反而这时候不报unconnet net 错了,甚至将一些有cline 连接via-pin 的地方的cline 删除(当然这些via和pin是接触的),也没有飞线出现。好奇怪啊。这是ALLEGRO 的bug 吗????还是哪里有设置呢。更为奇怪的是,更新padstack后就有unconnet net了。。。奇怪。。。。8 z1 ^9 t/ @( G8 k, T
6 U: i {1 S( v6 Q8 }. k- f8 S
T6 ?" E: V. t# |$ }$ l' ULISTING: 1 element(s)
0 @6 [& S0 }! @$ a < DRC ERROR >
' g0 _+ h& i; h6 N( V l5 p, b Class: DRC ERROR CLASS
/ I# p, B. N' S4 V: @ \ Subclass: BOTTOM
6 N% K% I: ?6 f$ q Origin xy: (185.00 6666.93)2 Z. Q S, R4 z+ Z
Constraint: Soldermask to Shape Spacing
/ W! k* }$ w& c* B4 I Constraint Set: NONE* _4 N m+ c2 Q
Constraint Type: LAYOUT
: \/ N9 a3 C& V" F6 i6 R Constraint value: 0 MIL4 M* l( b4 U5 n
Actual value: -135 MIL
; c( ~7 f) d+ j# @7 c2 x( w. h - - - - - - - - - - - - - - - - - - - -
; g3 O7 C* f* |3 g# i Element type: SHAPE& j7 P0 W, B& [) o& \
Class: ETCH7 |( E: L- F. l
Subclass: BOTTOM z9 |9 P" _' q+ e/ p8 t5 T2 m* k
Part of Net Name: N00850
: D' ?+ d( V5 e/ ~ - - - - - - - - - - - - - - - - - - - -; a8 U) V9 T( v* l
Element type: SYMBOL PIN. ]3 j/ J! i; q' ?$ K5 H
Class: PIN, V: S5 Y% a. ~6 I* Z( v
PIN: J6.1" W2 s( D, J9 F5 ?! E
pinuse: UNSPEC: `) I3 s1 {) Q' r: m! ?0 @
location-xy: (250.00 6666.93)
! g- T! t$ C- m$ q; q, B. @/ c part of net name: -12V8 |4 n; ]. K8 W# P2 }
- - - - - - - - - - - - - - - - - - - - |
|