|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
第一次画,很多都是参考别人的原图和论坛的帖子。; U5 c: Q8 H& P% }! @6 R
板子马上要拿去做了,不知道能不能跑起来,跑不起来,毕业设计就悬了。
+ r. y3 P: y, ]( n发上来,希望大牛们多给意见,我也能及时修改。
: v6 E7 W5 Z* j: W0 M4 Q* }' A! l9 p N7 P9 e
比较困惑和担心的地方:; r, I3 P7 |7 F" M; R, q6 `3 w
1)2440 routing guider上提示:All the SDRAM signals (nSCS, nSRAS, nSCAS, DQMn, SCKE, SCLK, ADDR and DATA) have to be similar in
/ p" D; F6 w8 o% qlength. 理解就是,要尽量做到等长。但我有点不明白的就是:到底是data线组内等长,addr线组内等长,控制线组内等长 还是说所有这些线都等长。 论坛看了很多,关于sclk线到底是比data线和addr线长还是短?具体的线度差大概在什么范围? 等长的问题很头疼,希望有人能详细分析一下。* N8 P% u/ X, {0 M6 R: n( q5 N
2)电源分割,不知道画得怎么样?会不会有什么大的问题?
* I5 J- U5 S3 E+ R3)我画的这个图,有些走线比较勉强,不知道影响一个类似2440高速板能否成功运行的关键因素是哪些?时钟?供电?.....
' l# D, v, v$ J, x( ^; Q有遗漏和不足的地方,希望大家多给意见。
|) Z0 W* P1 t$ B3 p6 t
: l+ _' p2 d J* f) Q+ JPCB图如下:两份,一份可以用protel99打开,一份用AD6.
5 E% |% [5 T7 E0 S+ f |
|