找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 218|回复: 2
打印 上一主题 下一主题

学会基础,才能开始电路设计~

[复制链接]

114

主题

136

帖子

1000

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1000
跳转到指定楼层
1#
发表于 2017-10-21 11:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1 U, q) I6 {+ ]0 R( V% ]
嵌入式设计是个庞大的工程,今天就说说硬件电路设计方面的几个注意事项,首先,咱们了解下嵌入式的硬件构架。4 }; C8 ?- }1 w& S" [

" \/ C2 n' D" M) W: ~- ^$ D/ `我们知道,CPU是这个系统的灵魂,所有的外围配置都与其相关联,这也突出了嵌入式设计的一个特点硬件可剪裁。在做嵌入式硬件设计中,以下几点需要关注。
! b* v9 a$ y0 C8 x" m3 |2 {; O* c/ c* c+ C, o4 |: B) ]2 v
第一、电源确定
7 Z5 x+ K$ D3 f9 n3 v- O
; _( R& V3 b! @( a: T' O! R电源对于嵌入式系统中的作用可以看做是空气对人体的作用,甚至更重要:人呼吸的空气中有氧气、二氧化碳和氮气等但是含量稳定,这就相当于电源系统中各种杂波,我们希望得到纯净和稳定符合要求的电源,但由于各种因素制约,只是我们的梦想。这个要关注两个方面:
8 D+ J$ s% o+ D; ^3 e9 w
9 X% W( e/ K# L" U, P0 G' ra、电压. B$ ?! |" Q7 F% K
嵌入式系统需要各种量级的电源比如常见的5v、3.3v、1.8v等,为尽量减小电源的纹波,在嵌入式系统中使用LDO器件。如果采用DCDC不仅个头大,其纹波也是一个很头疼的问题。! i* x- r9 R% l
- Z( p% U/ V. k' F3 ~
b、电流
) _* }+ ]" q5 f' ^' R0 N嵌入式系统的正常运行不但需要稳定足够的电源,还要有足够的电流,因此在选择电源器件的时候需要考虑其负载,我设计时一般留有30%的余量。
! }4 C. H9 R& ^1 |4 v如果是多层板,电源部分在layout的时候需电源分割,这时需要注意分割路径,尽量将一定量的电源放置在一起。如果是双面板,则走线宽度需要注意,在板子允许的情况下尽量加宽。合适的退耦电容尽量靠近电源管脚。
3 \# ~) @6 }0 p% d! j5 ~3 h% G/ F
) w2 x( q3 C6 s第二、 晶振确定0 ?( S! ^3 |* `# d  ?: P+ r
# K) H: p( |- o: ~( F
晶振相当于嵌入式系统的心脏,其稳定与否直接关系其运行状态和通讯性能。常见的振有无源晶振,有源晶振,首先要确定其振荡频率,其次要确定晶振类型。
6 L. g2 n1 x$ _. V, n) |. ~( U5 y9 @$ f, [$ i
a、无源晶振  z- |( ?" b$ W4 Y# F
其匹配电容和匹配电阻的选择,这部分一般依据参考手册。在单片机设计中,经常使用插件晶振配合瓷片电容。在ARM中,为了减少空间和便于布线,经常使用四角无源晶振配合贴片电容。虽然我们对于固定晶振的匹配电路比较熟悉,但是为了达到万无一失,还是要看参考手册确定电容大小,是否需要匹配电阻等细节。) S# ~3 _! G- Y1 X5 X. o

, Z' M7 `* [' Y: T: F$ P; Wb、有源晶振
" e, _( G4 n! [2 [  a: |具有更好的更准确的时钟信号,但是相比之下,比无缘晶振价格高,因此这也是在硬件电路设计中需要关注的成本。
0 h* S5 D! {/ t3 _. Z5 |3 ?: b% R9 A; l) s: w5 y
在做电路板设计时需要注意晶振走线尽量靠近芯片,关键信号远离时钟走线。在条件允许的情况下增加接地保护环。如果是多层板,也要讲关键信号远离晶振的走线。% U6 A; E" C; z4 C# R1 Q
# Q* z! B. H3 o  `- m% b7 A* @
第三、 预留测试IO口
& Y: @8 Y. a2 l; n. I& X7 q) N" S, o  p9 x. L0 {; \0 n- n) e# H6 d4 X7 s
在嵌入式调试阶段,在管脚资源丰富的情况下,我通常预留一个IO口连接led或者喇叭,为下一步软件的编写做铺垫。在嵌入式系统运行过程中适当控制该IO接口,从而判断系统是否正常运行。2 P4 b% t" k0 V! ^

6 o) i# v5 l( m/ L第四、外扩存储设备
" _$ C% I6 y" M' F8 P
" b0 c: t: I7 ]一个嵌入式系统如果有电源、晶振和CPU,那么这就是我们熟悉的最小系统。如果该嵌入式系统需要运行大点的操作系统,那么不但需要CPU具有MMU,CPU还需要外接SDRAM和NANDFLASH。如果该cpu具有SDRAM和NANDFLASH控制器,那么在硬件设计上不用过多的考虑地址线的使用。如果没有相关的控制器,那么需要注意地址线的使用。. _1 y& `. W9 ~) V

8 G, u+ u6 [/ g, `: ]+ f这部分在LAYOUT的时候是一个重点,究其原因就是要使相关信号线等长以确保信号的延时相等,时钟和DQS的差分信号线走线。在布线的时候各种布线技巧需要综合使用,例如与CPU对称分布,菊花链布线、T型布线,这都需要依据内存的个数多少来进行选择,一般来说个数越多,布线越复杂,但是知道其关键点,一切迎刃而解。
4 a! K4 v. q4 z- y; T
8 X  }7 \; |  k第五、功能接口6 _* u4 A6 I" r
1 y4 Q5 p2 G+ w- r5 w! b. K; p1 o
一个嵌入式系统最重要的就是通过各种接口来控制外围模块,达到设计者预设的目的。常用的接口有串口(可用来连接蓝牙,wifi和3G等模块),USB接口、 网络接口、JTAG接口、音视频接口、HDMI接口等等。由于这些接口与外部模块连接,做好电磁兼容设计是重要的一项工作。除此之外,在LAYOUT的时候注意差分线的使用。$ h. }4 O  a) r6 P& F- k
  |# }, H" m2 }: Q2 I8 |& F
第六、屏幕
' P3 Z5 t3 ^& O2 x3 O: _' e: O4 E$ z  B" F
这个功能之所以单独列出来,是由于其可有可无。如果一个嵌入式系统只是作为一个连接器连接外围设备模块,通过相关接口连接到电脑主机或者直接挂在网络上,那么屏幕就不需要了。但是如果做出来的是一个消费类产品,与用户交互频繁,这就不得不唠叨几句。- U; A, n4 F. A; k
( E4 E, F' ~. q0 \$ u
电容屏幕是嵌入式屏幕的首选,在电路设计中需要注意触屏连接线和显示屏连接线的布局。在走线的过程中尽量短的靠近主控cpu,同时注意配对信号走差分线,RGB控制信号走等长。各种信号走线间距遵循3W规则,避免相互干扰。 在屏幕的设计中,一定要确保功率和防止干扰,以防屏幕闪屏和花屏现象的出现。

# h2 @! Q1 y- H' X9 E. [5 T
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

7

主题

15

帖子

95

积分

二级会员(20)

Rank: 2Rank: 2

积分
95
2#
发表于 2017-10-26 17:59 | 只看该作者
明德扬招生,FPGA就业班10800,周末班7999,网络班5999,随到随学,不会学到会为止。详细Q我821219077

7

主题

15

帖子

95

积分

二级会员(20)

Rank: 2Rank: 2

积分
95
3#
发表于 2017-10-26 17:59 | 只看该作者
明德扬招生,FPGA就业班10800,周末班7999,网络班5999,随到随学,不会学到会为止。详细Q我821219077
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-9 02:39 , Processed in 0.056527 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表