一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,
% s R" \7 b! V4 L: |你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,
' p! ~* G1 w6 r分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,6 p R: S5 l( d9 Y; D. z/ _" ~
多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
% H. ^. J& K# ?' |, N* r如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:
$ g7 g. K% \/ T w* B: x# |! @1,logic>>Net Schedule命令,$ g- G$ U+ Z& ?# F, t
% H* y; L( h& k/ ], z2 M
2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin
I& O, s: x0 ?
. b+ s2 R# ^+ }
3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts
$ e: f6 Q G0 i/ J' i' x- e l6 h. ^& s; |2 t
3 Y: a5 H" V* S" h6 y1 N
定义好T点之后就可以在规则表里面定义pinpair设置等长了 |