找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 570|回复: 9
打印 上一主题 下一主题

NMOS LDO 疑惑

[复制链接]

15

主题

84

帖子

322

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
322
跳转到指定楼层
1#
发表于 2016-6-27 09:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
刚接触LDO,LDO分PMOS和NMOS,两者之间主要是压差不一样,PMOS的dropout是饱和压降Vdsat,而NMOSdropout是VGS(vdast+Vth),为什么引入charge-pump提高误差放大器的电源就可以解决dropout大的问题了,请大神指教,谢谢
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
推荐
发表于 2016-7-21 15:11 | 只看该作者
wjy_sz 发表于 2016-7-20 08:28
( D3 \8 v- M0 b% S是的。。

' b& X5 h! W  Z1 Q你自己已经回答了自己提出的问题,如果是NMOS的LDO,你的gate极驱动电压需要满足VGS>VGSth+VOUT,没有CC的话,你的gate电压最大也就是VIN,那么你这个LDO的dropout就是VGSth,但是如果你有了CC,可以把gate电压再升高一点,那么同样的VIN你可以获得更高一点的VOUT,也就是等于dropout降低了。我是这样理解的。) d5 P, M; p# }/ O3 y/ t

点评

你的意思是加CC可以提高栅极电压,但是提高栅极电压,怎么会提高Vout呢?想不通。  详情 回复 发表于 2016-7-22 09:11
谢谢你的解惑。 VGS>VGSth,NMOS管子就会导通,为什么还要VGS>VGSth+Vout?麻烦再帮我解释一下。  详情 回复 发表于 2016-7-22 08:24

56

主题

377

帖子

1749

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1749
2#
发表于 2016-6-28 16:16 | 只看该作者
卧槽,问的太专业,等power 大牛解答,搬个小板凳来学习学习

42

主题

691

帖子

2756

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2756
3#
发表于 2016-6-29 09:10 | 只看该作者
只会P管和PMOS的,自己也能分立元件做LDO。nmos品种的不会  哈哈
If by life,you were deceived.
Don't be dismal ,don't be wild!
In the day of grief,be mild!
Merry days will come, believe.
Hearts is living in tomorrow.
Present is dejected here:
In a moment, passed sorrow
that which passes will be dear.

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
4#
发表于 2016-6-29 11:41 | 只看该作者
你是指NMOS LDO 电路中使用CC来提高gate极电压,进而降低 dropout吗?

点评

是的。。  详情 回复 发表于 2016-7-20 08:28

15

主题

84

帖子

322

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
322
5#
 楼主| 发表于 2016-7-20 08:28 | 只看该作者
kobeismygod 发表于 2016-6-29 11:41& S3 j9 @0 O7 p" J7 a. C
你是指NMOS LDO 电路中使用CC来提高gate极电压,进而降低 dropout吗?

& s  P3 w4 c3 O5 Y是的。。
6 a4 w2 {  A" }% z; m0 y

点评

你自己已经回答了自己提出的问题,如果是NMOS的LDO,你的gate极驱动电压需要满足VGS>VGSth+VOUT,没有CC的话,你的gate电压最大也就是VIN,那么你这个LDO的dropout就是VGSth,但是如果你有了CC,可以把gate电压再升高  详情 回复 发表于 2016-7-21 15:11

15

主题

84

帖子

322

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
322
7#
 楼主| 发表于 2016-7-22 08:24 | 只看该作者
kobeismygod 发表于 2016-7-21 15:113 ~4 Z- F' N/ l
你自己已经回答了自己提出的问题,如果是NMOS的LDO,你的gate极驱动电压需要满足VGS>VGSth+VOUT,没有CC的 ...
% J! L, Q0 J3 X: o( {9 W( P& @& V5 y
谢谢你的解惑。3 i9 _+ v% ^6 Z$ q
VGS>VGSth,NMOS管子就会导通,为什么还要VGS>VGSth+Vout?麻烦再帮我解释一下。
1 W- e7 r+ R2 }1 C0 P7 K# n

点评

但是你LDO打开后,你的S极电压并不是零而是VOUT,那么你就至少要让VGS>Vout+VGSth了  详情 回复 发表于 2016-7-22 09:21
是不是栅极电压G减源极电压S(源极电压为Vout)大于VGSth,即VG-VS(Vout)>VGSth,VG>VS(Vout)+VGSth,需要栅极电压大于输出电压加导通电压阈值。  详情 回复 发表于 2016-7-22 08:29

15

主题

84

帖子

322

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
322
8#
 楼主| 发表于 2016-7-22 08:29 | 只看该作者
wjy_sz 发表于 2016-7-22 08:24  |7 O" K. d# b( k: k
谢谢你的解惑。2 L0 q% Z! @- ^
VGS>VGSth,NMOS管子就会导通,为什么还要VGS>VGSth+Vout?麻烦再帮我解释一下。
* M7 Q$ e: Q. V! k
是不是栅极电压G减源极电压S(源极电压为Vout)大于VGSth,即VG-VS(Vout)>VGSth,VG>VS(Vout)+VGSth,需要栅极电压大于输出电压加导通电压阈值。

15

主题

84

帖子

322

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
322
9#
 楼主| 发表于 2016-7-22 09:11 | 只看该作者
kobeismygod 发表于 2016-7-21 15:11
1 g$ F% k! B1 {0 {你自己已经回答了自己提出的问题,如果是NMOS的LDO,你的gate极驱动电压需要满足VGS>VGSth+VOUT,没有CC的 ...
" n$ Y+ ?( C, [4 q* A+ {  l  f
你的意思是加CC可以提高栅极电压,但是提高栅极电压,怎么会提高Vout呢?想不通。+ j' g0 [, N1 S$ @

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
10#
发表于 2016-7-22 09:21 | 只看该作者
wjy_sz 发表于 2016-7-22 08:24  [& `% ^, n* l" f3 C) c. i
谢谢你的解惑。
* U4 O/ n, h) F! z& J5 w, NVGS>VGSth,NMOS管子就会导通,为什么还要VGS>VGSth+Vout?麻烦再帮我解释一下。
5 r' {5 o& h9 d9 c
但是你LDO打开后,你的S极电压并不是零而是VOUT,那么你就至少要让VGS>Vout+VGSth了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 12:43 , Processed in 0.099629 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表