|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录& x4 r: ?$ g9 `4 u) r; m- q# _# b/ P
第1章 概述8 q* I; A% N3 s, u0 m0 x1 S) T
1.1 EDA技术的发展
( Q/ F! M" J- `1 O1.2 硬件描述语言# g z& y2 E* }8 E8 Q' ~
1.3 可编程逻辑器件与专用集成电路5 x. W& n5 A5 @
1.4 数字系统设计方法
: v9 t \/ h6 }* T& H. B+ g1.5 EDA设计工具的选择' y7 K4 R5 G. y* L
思考题和习题一
. l# d; A8 E& M% G第2章 Verilog HDL基础
- k6 P% a; m4 [% c0 @2.1 Verilog HDL的基本语法规则
* n" _' J. j/ ^( e0 D2.2 Verilog HDL运算符
' [! i3 w% |% `% J1 ?% J2 g6 ]2.3 Verilog HDL程序的基本结构
& N; @$ n( |* n# R2.4 逻辑功能的仿真与测试
' w6 |- l" P: o* p. T* I: P思考题和习题二" b5 ^* L% d) R! ^0 n+ K' Y' l
第3章 Verilog HDL常甩建模方式0 D( x& ^! }- L/ ^4 j
3.1 Verilog HDL结构级建模
1 b! e q6 M1 i& E% d# G3.2 Verilog HDL数据流建模% D$ @% M+ v, R# p7 Y9 z
3.3 Verilog HDL行为级建模1 p- A7 A2 Y% m8 I
3.4 Verilog HDL函数与任务的使用
8 D, b) t/ s, Q& G6 L# Z" B5 j思考题和习题三9 X, {2 e1 X% }0 C B
第4章 有限状态机设计
( A' x* U" E* W: H; c) v4.1 状态机的基本概念
+ n+ Q& q1 G9 N2 f: [. j4.2 基于Verilog HDL的状态机描述方法
; D9 E, W9 M+ n. N$ L: P. q4.3 状态机设计中的关键技术
9 p5 ?3 i! M: B# j* [5 N) R p# s1 F4.4 状态机设计举例
0 s$ W* w# [4 g. F第5章 Altera公司的CPLD/FPGA
- n1 \/ f1 ]* Q; H# w第6章 Altera FPGA器件的配置
( H! \5 Q( A5 h第7章 Quartus Ⅱ6.0软件的使用
* F |7 k" `/ q# {/ L; v第8章 数字电路与系统的设计实例* b) s" Q6 D: m7 s
第9章 异步串口通信及UART实现' P3 D: o0 q$ ~! t
第10章 数字电路与数字系统实验
# E- @# L: X# M7 L4 {3 M/ h; F附录A Verilog HDL关键字
9 M3 X: L+ Y f" b7 Q, P附录B 常用EDA软件使用指南
/ ^& p( m& g, a) @/ m附录C Altera DE2开发板的使用说明% f0 q4 \1 m4 b# N8 V: q: E
|
|