找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 899|回复: 9
打印 上一主题 下一主题

layout布局经验个人总结

[复制链接]

19

主题

213

帖子

634

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
634
跳转到指定楼层
1#
发表于 2015-3-19 17:31 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
前的准备:
+ }' e7 e5 N! G, D* y2 f3 f1        查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.
- p8 D% b* X  w, Z$ T$ J- a2        Cell名称不能以数字开头.否则无法做DRACULA检查.. c1 J3 J" P  s
3        布局前考虑好出PIN的方向和位置: T) y6 H9 k. p8 A8 I9 [
4        布局前分析电路,完成同一功能的MOS管画在一起
, g4 P  m. E! x* K+ Z* t5        对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。
5 `' N; h4 {6 d0 x$ L6        对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的电路尤其注意这点.) i' X0 d1 @+ H( a. z/ `$ {4 |
7        在正确的路径下(一般是进到~/opus)打开icfb.
8 j  t0 j! A% p! H( g8        更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他的library下,被改错." F4 L0 H* k3 u- T% j
9        将不同电位的N井找出来." e, F3 x0 G, y; u; e

( y+ S9 M& x0 x5 l: u3 {布局时注意:
" S# p: @. w; P. X* Y10        更改原理图后一定记得check and save
# \7 M$ Z- f' B, {3 P( Q11        完成每个cell后要归原点
# R* ]( y  R# r. B! e12        DEVICE的 个数 是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大概的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线 必须 先有考虑(与经验及floorplan的水平有关).
  `( W1 J$ l# n; D  i! X13        如果一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb如果没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来。: ~2 a* {6 T) L2 W5 {5 d6 w
14        尽量用最上层金属接出PIN。) t9 p9 `& d3 W. p- K  k  `
15        接出去的线拉到cell边缘,布局时记得留出走线空间.
0 d8 `! P/ G+ |+ M16        金属连线不宜过长;5 ]( \6 L9 g, [9 U7 p% v) f
17        电容一般最后画,在空档处拼凑。  u' y. O+ U' h6 U3 z
18        小尺寸的mos管孔可以少打一点.$ {: h! m  k1 Y) _" U
19        LABEL标识元件时不要用y0层,mapfile不认。% V, x' v0 |8 e# U% [0 P
20        管子的沟道上尽量不要走线;M2的影响比M1小.
& B& ^2 u' }( E; M21        电容上下级板的电压注意要均匀分布;电容的长宽不宜相差过大。可以多个电阻并联.' E. D! d2 Y! Y8 p) t
22        多晶硅栅不能两端都打孔连接金属。
1 e+ g) F& k! e5 V/ Y4 C5 R23        栅上的孔最好打在栅的中间位置.; y2 ^. X  U9 P- B/ p* z# t
24        U形的mos管用整片方形的栅覆盖diff层,不要用layer generation的方法生成U形栅.1 |! A# H: M& y) @
25        一般打孔最少打两个4 i, y. Q0 t2 u& n# O
26        Contact面积允许的情况下,能打越多越好,尤其是input/output部分,因为电流较大.但如果contact阻值远大于diffusion则不适用.传导线越宽越好,因为可以减少电阻值,但也增加了电容值.
9 ]4 y- _' }! x- c. u27        薄氧化层是否有对应的植入层
' f" [( t# v' v4 l+ {7 l6 q0 ]28        金属连接孔可以嵌在diffusion的孔中间.
1 o) {" m  ^' ]( D( b+ G3 {5 t29        两段金属连接处重叠的地方注意金属线最小宽度
( D1 Z& ]$ `9 g+ t5 o0 E30        连线接头处一定要重叠,画的时候将该区域放大可避免此错误。. w% a# g! q' c
31        摆放各个小CELL时注意不要挤得太近,没有留出走线空间。最后线只能从DEVICE上跨过去。
) y3 X) G/ @: {5 z2 N, ?$ k$ U32        Text2,y0层只是用来做检查或标志用,不用于光刻制造.
6 P. b0 }+ h8 X5 k( ]33        芯片内部的电源线/地线和ESD上的电源线/地线分开接;数模信号的电源线/地线分开。1 p. d% m3 j5 J, j! Y
34        Pad的pass窗口的尺寸画成整数90um.
$ L# X2 J2 o1 d# h3 v8 k35        连接Esd电路的线不能断,如果改变走向不要换金属层
6 R3 r$ c6 t7 ~$ V  C$ [36        Esd电路中无VDDX,VSSX,是VDDB,VSSB.6 |7 b* s+ g4 J) h' n7 [. V
37        PAD和ESD最好使用M1连接,宽度不小于20um;使用M2连接时,pad上不用打VIA孔,在ESD电路上打。
2 [: Q: G+ H9 P38        PAD与芯片内部cell的连线要从ESD电路上接过去。' M% o/ P' n7 o
39        Esd电路的SOURCE放两边,DRAIN放中间。
5 `# [7 _8 I, D. [2 g5 ^6 Z40        ESD的D端的孔到poly的间距为4,S端到poly的间距为^+0.2.防止大电流从D端进来时影响poly.
6 K+ P( }8 f& a6 U41        ESD的pmos管与其他ESD或POWER的nmos管至少相距70um以上。1 _# a2 u/ g# }4 w8 J) `
42        大尺寸的pmos/nmos与其他nmos/pmos(非powermos和ESD)的间距不够70um时,但最好不要小于50um,中间加NWELL,打上NTAP.1 J) V5 ?0 |6 `  o  X
43        NWELL和PTAP的隔离效果有什么不同?NWELL较深,效果较好.( ?- C/ @' S7 P' M
44        只有esd电路中的管子才可以用2*2um的孔.怎么判断ESD电路?上拉P管的D/G均接VDD,S接PAD;下拉N管的G/S接VSS,D接PAD.P/N管起二极管的作用.$ [$ S6 l2 L5 \! {/ W' c
45        摆放ESD时nmos摆在最外缘,pmos在内.
7 h1 y: r% U# \* u/ t4 W46        关于匹配电路,放大电路不需要和下面的电流源匹配。什么是匹配?使需要匹配的管子所处的光刻环境一样。 匹配分为横向,纵向,和中心匹配。
) ]+ W+ S1 i% E1221为纵向匹配,12为中心匹配(把上方1转到下方1时,上方2也达到下方2位置)5 a9 v- n, j/ ~9 T! k; G6 ^! C; `
                 21- o% D: l+ w4 X; |( J+ x* B
中心匹配最佳。
: ]5 p& ]/ e' A* g5 u8 M2 N" B47        尺寸非常小的匹配管子对匹配画法要求不严格.4个以上的匹配管子,局部和整体都匹配的匹配方式最佳.
" A, j0 B) N- y48        在匹配电路的mos管左右画上dummy,用poly,poly的尺寸与管子尺寸一样,dummy与相邻的第一个poly gate的间距等于poly gate之间的间距.8 r/ v! Q/ `4 T% q& Y) y) B
49        电阻的匹配,例如1,2两电阻需要匹配,仍是1221等方法。电阻dummy两头接地vssx。: `6 c  H+ Z. Y# ^# Q1 K* P
50        Via不要打在电阻体,电容(poly)边缘上面.( X" L- F+ t* G0 n; c; J4 o# C7 V
51        05工艺中resistor层只是做检查用$ V9 |4 A5 }3 g  d
52        电阻连线处孔越多,各个VIA孔的电阻是并联关系,孔形成的电阻变小.' `! V# @2 l) d+ [( |8 _# j
53        电阻的dummy是保证处于边缘的电阻与其他电阻蚀刻环境一样.
% v+ U0 I  R$ H54        电容的匹配,值,接线,位置的匹配。
5 p( D% O* n' j% J# _" K* t55        电阻连接fuse的pad的连线要稍宽,因为通过的电流较大.fuse的容丝用最上层金属.
% y# t  F* x  @56        关于powermos
) e, v8 F  B/ M& b* ]①        powermos一般接pin,要用足够宽的金属线接,
  I/ T# {( E0 U  _! x②        几种缩小面积的画法。, _4 z+ O* R1 ?6 N
③        栅的间距?无要求。栅的长度不能超过100um
' D' b! d( W  c57        Power mos要考虑瞬时大电流通过的情况,保证电流到达各处的路径的电阻相差不大.(适应所有存在大电流通过的情况).5 s' B6 J" G5 s
58        金属层dummy要和金属走向一致,即如果M2横走,M2的dummy也是横走向
% @! I8 U; ^+ X0 D59        低层cell的pin,label等要整齐,and不要删掉以备后用.0 e* e! t; N! h5 O7 k
60        匹配电路的栅如果横走,之间连接用的金属线会是竖走,用金属一层,和规定的金属走向一致。
. Z) N# U2 }# T9 O$ Q61        不同宽度金属连接的影响?整个layout面积较大时影响可忽略.5 Q' @! A3 h/ Z$ [1 Q' X
62        输出端节电容要小.多个管子并联,有一端是输出时注意做到这点.
. Y# R& t# B; S3 Q' J1 P* c7 s* ~63        做DRACULA检查时,如果先运行drc,drc检查没有完毕时做了lvs检查,那么drc检查的每一步会比lvs检查的每一步快;反之,lvs会比drc快.
8 l% E. j: ?# I$ H64        最终DRACULA通过之后在layout图中空隙处加上ptap,先用thin-oxid将空隙处填满,再打上孔,金属宽度不要超过10,即一行最多8个孔(06工艺)- P5 _; \$ v* p
65        为防止信号串扰,在两电路间加上PTAP,此PTAP单独连接VSS PAD.
) c3 D7 V' h  w" ~66        金属上走过的电压很大时,为避免尖角放电,拐角处用斜角,不能走90度度的直角.# t, `) G' T: A5 o3 Z+ ~( ]
67        如果w=20,可画成两个w=10mos管并联
  w- h3 Z9 S. C6 k1 ]/ W68        并联的管子共用端为S端,或D端;串联的管子共用端为s/d端.
" K; Z& i: I2 r8 |' |9 O
  H" J% [5 W5 ]# n' G1 {& K) E7 h出错检查:0 i' y6 t; Y; }8 v
69        DEVICE的各端是否都有连线;连线是否正确;2 a' a) ~& y6 D8 Q
70        完成布局检查时要查看每个接线的地方是否都有连线,特别注意VSSX,VDDX
7 d- f! p8 o2 k* p# o3 `* y% [% y$ D# O71        查线时用SHOTS将线高亮显示,便于找出可以合并或是缩短距离的金属线。6 O3 G3 Z: d: K7 J3 C) W8 O
72        多个电阻(大于两根)打上DUMMY。保证每根电阻在光刻时所处的环境一样,最外面的电阻的NPIM层要超出EPOLY2  0.55 um,即两根电阻间距的一半。
) o* ]1 i; T3 K% V# T73        无关的MOS管的THIN要断开,不要连在一起, G# V( R$ ]9 C' E" N# s  {
74        并联的管子注意漏源合并,不要连错线。一个管子的源端也是另一个管子的源端2 [6 P1 x( ~9 f, ?* j
75        做DRAC检查时最上层的pin的名称用text2标识。Text2的名称要和该pin的名称一样.4 n1 J3 Z6 }: |+ f3 r
76        大CELL不要做DIVA检查,用DRACULE.
# L$ n% ^  m; e% Z+ j2 T77        Text2层要打在最顶层cell里.如果打在pad上,于最顶层调用此PAD,Dracula无法认出此pin.( A  T6 T7 _! p
78        消除电阻dummy的lvs报错,把nimp和RPdummy层移出最边缘的电阻,不要覆盖dummy: n; d2 j2 N' a) w) @2 r
79        06工艺中M1最小宽度0.8,如果用0.8的M1拐线,虽然diva的drc不报错,但DRACULE的drc会在拐角处报错.要在拐角处加宽金属线.
  d" t+ m0 G7 J$ @3 R# e7 z- |80        最后DRACULA的lvs通过,但是drc没有过,每次改正drc错误前可把layout图存成layout1,再改正.以免改错影响lvs不通过,旧版图也被保存下来了.
0 B/ L& }- i- a9 P81        Cell中间的连线尽量在低层cell中连完,不要放在高层cell中连,特别不要在最高层cell中连,因为最高层cell的布局经常会改动,走线容易因为cell的移动变得混乱.# B' A9 B5 F- u$ t. ]/ \1 m( @
82        DRACULA的drc无法检查出pad必须满足pad到与pad无关的物体间距为10这一规则.4 Z% F3 S' W2 `5 T
83        做DRACULA检查时开两个窗口,一个用于lvs,一个用于drc.可同时进行,节省时间.  J/ C: U& P: x: ?4 @5 M$ `1 q0 `1 s6 }/ a
+ A$ d5 z& O) Q9 w; P+ ~! A
容易犯的错误
, b4 U" u' D, T5 x& C% i5 U84        电阻忘记加dummy
: V7 G  Q$ J9 D8 T% _  G85        使用NS功能后没有复原(选取AS),之后又进行整图移动操作,结果被NS的元件没有移动,图形被破坏.3 k8 Z! x2 P  h) m" Q
86        使用strech功能时错选.每次操作时注意看图左下角提示.: r! v0 |8 N% y$ v, V$ J
87        Op电路中输入放大端的管子的衬底不接vddb/vddx.6 z! g# J% d% s2 i) J; p  N' G
88        是否按下capslock键后没有还原就操作
) B. ~* E1 g) E& t- s/ J3 |9 `+ g' S) R! j# N; v
节省面积的途径' k8 D3 |" S( M
89        电源线下面可以画有器件.节省面积.: H9 b  D/ c6 H: r" r) ?+ \% C" B
90        电阻上面可以走线,画电阻的区域可以充分利用。* f! F( I  s6 H6 g4 M& r
91        电阻的长度画越长越省面积。9 G( j6 J4 y6 Y9 r
92        走线时金属线宽走最小可以节省面积.并不需要走孔的宽度.
0 X' ?# L* X3 Q( G93        做新版本的layout图时,旧图保存,不要改动或删除。减小面积时如果低层CELL的线有与外层CELL相连,可以从更改连线入手,减小走线面积。
$ N& w5 a# T1 l- J! q, b94        版图中面积被device,device的间隔和走线空间分割。减小面积一般从走线空间入手,更改FLOORPLAN.   谢谢大家看到这里!!!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

42

主题

78

帖子

523

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
523
2#
发表于 2015-4-1 14:21 | 只看该作者
FFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFF

0

主题

55

帖子

144

积分

二级会员(20)

Rank: 2Rank: 2

积分
144
3#
发表于 2015-4-2 22:17 | 只看该作者
学习一下

10

主题

482

帖子

2194

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2194
4#
发表于 2015-4-3 08:40 | 只看该作者

29

主题

2646

帖子

2805

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2805
5#
发表于 2015-4-3 13:50 | 只看该作者
楼主写这么长
, ]+ T1 I( B/ v实际上可以书写成文档 9 j/ W/ R1 u( R0 p
这么长 ' {$ [: H0 A: z- ~7 A- e4 v" S
我估计看的人不多 0 Z6 W+ A' w3 _$ J( Y: B/ u& n
只是描一下 $ m+ }" ?$ P& A+ `( d1 x" m( c5 _( t; A5 P
看说了些什么而已

5

主题

30

帖子

167

积分

二级会员(20)

Rank: 2Rank: 2

积分
167
6#
发表于 2015-4-13 17:06 | 只看该作者
感觉看的懂一部分。

0

主题

179

帖子

1124

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1124
7#
发表于 2015-5-26 15:51 | 只看该作者
牛牛

0

主题

7

帖子

-8960

积分

未知游客(0)

积分
-8960
8#
发表于 2015-8-3 17:12 | 只看该作者
mark

0

主题

12

帖子

53

积分

二级会员(20)

Rank: 2Rank: 2

积分
53
9#
发表于 2015-8-25 14:48 | 只看该作者
谢谢

2

主题

10

帖子

72

积分

二级会员(20)

Rank: 2Rank: 2

积分
72
10#
发表于 2015-9-7 16:00 | 只看该作者
感谢楼主
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-23 01:24 , Processed in 0.072010 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表