|
我就根据自己的认识来做一下
* J' T- d1 j: V9 l7 h; o9 K1 PCB的阻抗怎么控制- i0 n3 M9 T7 Y' T4 Y' ~
跟阻抗有关的参数有:铜箔的厚度,走线的宽度,板子的介电参数,参考层的高度,如果是共面波模型还跟参考面的间距有关系。控制阻抗就要确保这些精度。另外在制造或者其他的因素下造成的阻抗不连续,可以使用串接电阻来吸收反射。7 @' D F- j( F8 D# h" e2 w4 U
/ ~& ]! V" S; a! Z8 z
2 信号线的传输速率是多少?$ v, K2 r E& f& X; ^" K' q
这个不知道考的啥?我知道信号的传输速度是接近光速。不同的信号,传输的速率是不一样的。. m# h U# T' F7 Y
( b8 w. S- E: O: @
3 CMOS器件输入管脚在电路中要如何处理?为什么?4 n7 q, H/ h8 U9 u
需要在输入管脚串电阻或者并联电容,因为CMOS的输入端阻抗很高,对静电很敏感
7 l. z9 j! `1 f- U# m* q' Q8 X2 Q3 H1 \. K) Z y
4 TTL电路不能直接驱动CMOS电路的原因是什么?9 w& V2 M) z% }4 J7 S5 r& @4 v1 b
电压不匹配,TTL的H>=2.4V,L=<0.4V CMOS的H>=0.8*VCC,L<=0.1*VCC
( A4 _/ z2 o6 P2 v6 k7 k
^7 w/ U$ o D; V1 q" E5 较长的时钟信号要走带状线的原因是什么?
* e$ R, d3 s) `. p. P! }9 b 带状线指两边都有参考平面的传输线,这个是定义。周期性的时钟线具有很强的辐射能力,当走线长了之后,更容易辐射。所以走成带状线那么可以减少辐射。
( S {# c4 r, `/ K
W i7 ]( C- \$ Q6 四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。1 X2 O* G( ^. ~1 v; T1 i# U
没有弄过,不敢发表意见。1 Z( P* u8 z! ^
, J1 T: c W% U2 v7 ODT信号有什么作用?layout应如何处理?, }, u2 P# R7 S. u# s; b
ODT信号用来开启ODT功能,主IC的是输出,DDR2的是输入。由于是控制线,跟其他的控制线等长。- l q6 o3 h; ^3 i" m; q/ V( `
7 V/ O% I/ g! U' q1 I
8 VTT和VREF是否能共用?为什么?
0 E* k, q# N+ n( M 不能,电流大小不一样。两个电压都是一样,但是VTT是给终结电阻供电的,电流比较大,干扰也比较大。而VREF是给参考电压用的,电流很小,电压的精度要求高。最好分开。
% U, U6 d% D- D0 e4 Q: D) x) D$ S) [( X/ i t! q4 w" o
剩下两个都不知道。1 H$ @) n, [! a2 W
8 o, [6 h! l, ^8 Q( u- {, |
8 p1 j$ |3 S5 K2 ^* U- n( j3 u4 Q [+ e7 g
- r& P; g0 _! p+ c$ y( O
: M, a8 u! m0 c# |6 I
: X/ t! P8 i$ C; I/ |+ o |
|