找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 18072|回复: 214
打印 上一主题 下一主题

深圳某公司高级layout工程师面试题目,看看你会几题。

    [复制链接]

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
跳转到指定楼层
1#
发表于 2014-5-29 15:58 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jimmy 于 2014-7-3 09:35 编辑 ' ~( h8 p0 p: l& X9 u; U/ G1 |  |+ d
5 Z- |) m4 U6 d  |& m
深圳某公司高级layout工程师面试题目,看看你会几题。
6 ], T( c% a5 ^2 q' l) c( E" B$ k8 F" y- b9 @$ O1 {4 x5 g
是拉线工人,还是布线工程师,还是PCB高级工程师,看看你们平时的积累如何。
% `$ _  E1 z, |, D$ R) J1 Z. l9 o3 w3 `- y, i( Q
(回复超过100页公布标准答案)
: Y" v! e$ K% e0 U9 M
8 |$ z; t+ x& }6 _$ h1,PCB上的阻抗怎么控制?9 m0 V$ e. x+ k6 W$ B
  P1 _- H8 P0 v( w/ V  h
2,信号线的传输速率是多少?
3 y" X! m: O4 n: @. a# c; c8 I
8 B& R3 g! j6 X( f" z3,CMOS器件输入管脚在电路中要如何处理?为什么?
7 a+ S% t5 X" z+ m: X- M& Q! |/ g4 ~6 F, D7 `! P
4,TTL电路不能直接驱动CMOS电路的原因是什么?: X0 y; b* X( P. D  t5 W  ^
! ^; R1 _4 z0 L6 S
5,较长的时钟信号要走带状线的原因是什么?
, Q  a1 A$ E0 a6 G% J8 `& ]0 B1 U+ P! B
6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。% j: F4 H; n6 G  [
/ p: c# Q8 n* B! E  \. X% j
7,ODT信号有什么作用?layout应如何处理?* Y+ B# J( k3 u9 S

' s3 o: d& R$ R/ L8,VTT和VREF是否能共用?为什么?
; I0 ?6 J1 Z' ^' g' J
1 \* m2 H( g6 \, o+ w+ i# s7 g9,DDR3的最高工作频率是多少?
' P" B2 V# I) _6 f* [, V6 p/ w# p; H. {  _, x! B' s1 e
10,多片DDR3为什么优先走fly-by拓扑?  Z. m! h: J' {! P/ A5 N

! n' B8 C/ g7 Q3 X  U***********************************************1 W; r* s& B: f
, }. V/ E/ x6 R8 ?# k8 ~. i4 t
“PCB设计师职业规划与思考”  . P& o' |! g! z+ ]9 Z4 \
. _, B4 x) G6 C/ P' v  D

  `5 X% n  T$ l9 b
. U: i8 X8 u/ M5 V# R- t0 B. d7 P***********************************************4 c1 [& a: s! J5 B
, `8 u/ x9 |5 u9 w' @
关于答案,敬请关注5月31日的EDA365培训活动系列~
4 x9 d3 r+ U* f) E' U% P6 o3 f) p( T) ?. @  G8 J. a
或回复超过100页将公布标准答案!* \4 e* U* ?6 I; h8 ?

) B6 A0 H& [0 I***********************************************

评分

参与人数 2贡献 +10 收起 理由
shenzhiwu333 + 5 JIMMY老大,在网上给大家培训一下呗,线下.
sikixu + 5 很给力!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏31 支持!支持!3 反对!反对!
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
推荐
发表于 2014-5-29 17:21 | 只看该作者
我就根据自己的认识来做一下
* J' T- d1 j: V9 l7 h; o9 K1 PCB的阻抗怎么控制- i0 n3 M9 T7 Y' T4 Y' ~
  跟阻抗有关的参数有:铜箔的厚度,走线的宽度,板子的介电参数,参考层的高度,如果是共面波模型还跟参考面的间距有关系。控制阻抗就要确保这些精度。另外在制造或者其他的因素下造成的阻抗不连续,可以使用串接电阻来吸收反射。7 @' D  F- j( F8 D# h" e2 w4 U
/ ~& ]! V" S; a! Z8 z
2 信号线的传输速率是多少?$ v, K2 r  E& f& X; ^" K' q
   这个不知道考的啥?我知道信号的传输速度是接近光速。不同的信号,传输的速率是不一样的。. m# h  U# T' F7 Y
( b8 w. S- E: O: @
3 CMOS器件输入管脚在电路中要如何处理?为什么?4 n7 q, H/ h8 U9 u
   需要在输入管脚串电阻或者并联电容,因为CMOS的输入端阻抗很高,对静电很敏感
7 l. z9 j! `1 f- U# m* q' Q8 X2 Q3 H1 \. K) Z  y
4 TTL电路不能直接驱动CMOS电路的原因是什么?9 w& V2 M) z% }4 J7 S5 r& @4 v1 b
   电压不匹配,TTL的H>=2.4V,L=<0.4V    CMOS的H>=0.8*VCC,L<=0.1*VCC
( A4 _/ z2 o6 P2 v6 k7 k
  ^7 w/ U$ o  D; V1 q" E5 较长的时钟信号要走带状线的原因是什么?
* e$ R, d3 s) `. p. P! }9 b   带状线指两边都有参考平面的传输线,这个是定义。周期性的时钟线具有很强的辐射能力,当走线长了之后,更容易辐射。所以走成带状线那么可以减少辐射。
( S  {# c4 r, `/ K
  W  i7 ]( C- \$ Q6  四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。1 X2 O* G( ^. ~1 v; T1 i# U
    没有弄过,不敢发表意见。1 Z( P* u8 z! ^

, J1 T: c  W% U2 v7  ODT信号有什么作用?layout应如何处理?, }, u2 P# R7 S. u# s; b
    ODT信号用来开启ODT功能,主IC的是输出,DDR2的是输入。由于是控制线,跟其他的控制线等长。- l  q6 o3 h; ^3 i" m; q/ V( `
7 V/ O% I/ g! U' q1 I
8  VTT和VREF是否能共用?为什么?
0 E* k, q# N+ n( M    不能,电流大小不一样。两个电压都是一样,但是VTT是给终结电阻供电的,电流比较大,干扰也比较大。而VREF是给参考电压用的,电流很小,电压的精度要求高。最好分开。
% U, U6 d% D- D0 e4 Q: D) x) D$ S) [( X/ i  t! q4 w" o
剩下两个都不知道。1 H$ @) n, [! a2 W
   
8 o, [6 h! l, ^8 Q( u- {, |
8 p1 j$ |3 S5 K2 ^* U- n( j3 u4 Q  [+ e7 g
   - r& P; g0 _! p+ c$ y( O
: M, a8 u! m0 c# |6 I

: X/ t! P8 i$ C; I/ |+ o

点评

支持!: 5.0
厉害,很无私  详情 回复 发表于 2015-3-2 15:13
真心好厉害。。。。而且很热情回帖!!!  发表于 2014-12-5 09:58
支持!: 5
真厉害!!  发表于 2014-8-22 13:46

6

主题

87

帖子

1076

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1076
推荐
发表于 2014-12-19 14:52 | 只看该作者
1,pcb上的阻抗怎么控制?4 {6 h$ }4 g1 K' P/ U4 d) F5 A
SI9000计算一次就全知道,楼上的基本都正确,还需要考虑微带线的表面绿油和是否包地。& e2 ?0 Q. V5 t! b$ T* ^5 X
2,信号线的传输速率是多少?$ W* }: o5 X) j/ ]" D  ?
公式: Er^0.5*光速。
4 s6 n" v' d, e/ M  }3,CMOS器件输入管脚在电路中要如何处理?为什么?
8 S; z" u& t  D0 Y9 [% Q* J接上拉或者下拉电阻,输入高阻,同时需要旁路电容。注意栓锁问题和静电防护。
5 X% |3 `& b% R6 E# m0 x4,TTL电路不能直接驱动CMOS电路的原因是什么?" h4 Q% Q$ r9 f* e+ z8 b* P4 }
TTL跟CMOS定义高低电平不同,其容错能力不同。另外,TTL是固定的高低阈值,CMOS根据VCC的不同,高低阈值不同。
, Q4 }( W# p# u' {- k) V! o5,较长的时钟信号要走带状线的原因是什么?
9 w  Z1 [! M* s$ b+ F) j2 S0 J主要是EMI,CLK信号是强干扰源。正解是源端预留滤波电路,然后直接过孔走带状线。
6 v$ C& _! r. }6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。   t% V5 H' ]/ r' c' f  Q
首先拓扑形式:改良性T形走线。中间要T点,两两菊花链,对称
& C' z$ _1 `' D, s8 S, D# x9 `5 B末端匹配靠近两两中间的T点,时钟匹配靠近DDR
7 c" i3 Q' C4 p( q. h) _. m2 U6 A5 K( s两两的STUB等长,公用部分要大于分支,最好能2倍以上。
* J+ V* `, }/ v  p* R+ U: Z其实最好走菊花链和FLY-BY,但是和SOC厂商沟通,很多SOC在对DDR的读写的时候不支持FLY-BY模式。8 Z- B4 w5 K$ X0 o" H& N7 x* @- L3 p9 _

% X! p$ S' x" a8 `- q" U- a7,ODT信号有什么作用?layout应如何处理?
+ m. Q% k; q$ J7 i; p' ?, h; h: p2 yODT:1,相当于一个末端匹配  2,给数据线数据传输的时候提供瞬间电流(这里的电流分正负) 3,减少DV、DT的大小,从而达到调整内存颗粒的CL等参数。等长,尽量短。
0 N  q9 m3 ~& K- \: B4 I3 ]8,VTT和VREF是否能共用?为什么?
+ a5 ]9 O8 G4 ?不可以。VTT是上拉电源,在DDR读写数据的时候,其瞬间电流的突变严重从而导致VTT上有很大的纹波。        而VREF是电子开关的参考电平,要求相当高,尽量做到1%的误差。所以要远离。并有隔离器件。
/ E+ a* K( J' P9,DDR3的最高工作频率是多少?) g3 M( N; q# Q9 f' }% Z/ W
    3G。这玩意是一直突破的。车载很少超过1033,PAD等很少超过1600,只有那种台式内存条会做到很高。
: ~" i1 v. c. \10,多片DDR3为什么优先走fly-by拓扑?4 `2 e; U$ R  V8 P6 w; p2 _
这个需要从FLY-BY的拓扑定义上来:FLY-BY首先STUB很短,很多甚至是在焊盘上直接打孔,保证其信号的阻抗、分支长度、外部干扰的一致性;然后能保证同一DDR上所有地址、时钟、控制信号线都能做到严格等长,所有信号的延迟都一致;最后只有FLY-BY的拓扑形式才能挂到8片DDR。4 k; ?4 `- t- H" L8 X
. R+ B4 |" t7 m% A' b& }$ }1 b$ _1 o

& M- s: C$ p$ Y! b% a! P5 K: ?这东西不是单纯的PCB工程师了,很多都需要根据SI和PI的知识。我的回答也只能代表自身的一些理解,很多也只是一知半解,涉及的东西太多了。; [. i8 p* ^7 L- `
同时请大神指正。

19

主题

321

帖子

1849

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1849
推荐
发表于 2014-5-29 18:57 | 只看该作者
尝试着答一答。
, z/ _$ E0 k, @: r% T) @1,pcb上的阻抗怎么控制?& X  V8 k3 Z" q: a  r+ X
阻抗受很多因素影响,单端线受线宽、介电参数、叠层厚度影响(我们一般给制版厂算,然后我们遵守),差分还受线距影响。5 @) E. o9 s% G' A
2,信号线的传输速率是多少?% e* T6 Y" S1 S1 W" A
我们一般估计是6inch/ns 。但是不同介电常数的速度不一样、微带线比带状线快。
0 t; A5 f) Q8 ~3,CMOS器件输入管脚在电路中要如何处理?为什么?+ A' `8 J) Y6 m0 F) `8 q
我印象中好像没有专门因为是CMOS器件而作处理。输入处理主要考虑电平标准和信号边缘。
9 Z1 k* Z- N7 r5 e! m) _6 ~4,TTL电路不能直接驱动CMOS电路的原因是什么?: b. R* R3 D' p/ `: b; Y
基本没用过TTL电平的器件。8楼说电平标准不一样,但是CMOS也有不同的电平标准。接信号前还是得确认输入电压电流是否正确。# |/ R0 Y, g! c2 N6 ]) s1 h3 p
5,较长的时钟信号要走带状线的原因是什么?! z4 Y4 [0 G- W" ^: g6 T# @
除8楼的原因外,我觉得应该还有时钟是重要敏感信号,怕外部干扰。另外近期刚看到,带状线的远端串扰近似为0(《信号完整性揭秘-于博士SI设计手记》于争)。我想这也是个优势。2 H$ p  }! \. S
6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。
5 ]/ k& h0 l3 C! q没有布过。只布过单层的。
4 ^3 [* R: p  L8 j  o' R5 j7,ODT信号有什么作用?layout应如何处理?)
" f- Q% p$ {- a; @4 {; g1 I* I5 \片上端接选择。在双向数据线中用(个人理解因为是双向,所以有时候需要端接有时候不需要)。4 t' S4 E* g$ F4 x( N
layout要求如8楼。, l1 @5 ~! M4 ~! t; }% `" a
8,VTT和VREF是否能共用?为什么?
6 }+ N, }# p; [9 `不能共用,VREF是参考电压,VTT是端接电压。VTT电压在内存操作的过程中会有很大噪声。. m2 [& G) e2 B& `5 V  s* H- D4 G
9,DDR3的最高工作频率是多少?
( x7 k- I* V/ O* y0 f1 E2000MHz(百度百科)0 C- z/ s3 m! [2 z% c1 g
10,多片DDR3为什么优先走fly-by拓扑?( z* E" k1 }8 }2 @, {9 t
fly-by如菊花链,减少分叉长度。个人理解分支很短的话类似集总线了。前面的芯片对后面的芯片影响小(肯定还是有影响的),后面的芯片对前面的影响大。! e4 `& ]! `- {4 V
# q7 s* ~8 {& I2 o
有不对的话请版主赐教。

17

主题

430

帖子

6320

积分

五级会员(50)

Rank: 5

积分
6320
2#
发表于 2014-5-29 16:06 | 只看该作者
看了以后就知道自己该做啥了
做一个优秀的工程师,做一个优秀的人!

1

主题

29

帖子

1164

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1164
3#
发表于 2014-5-29 16:32 | 只看该作者
顶一下先,还真没一道题会。看来路途遥远啊

2

主题

144

帖子

303

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
303
4#
发表于 2014-5-29 16:43 | 只看该作者
坐等大师讲解

2

主题

80

帖子

958

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
958
5#
发表于 2014-5-29 17:10 | 只看该作者
坐等讲解

6

主题

82

帖子

1411

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1411
6#
发表于 2014-5-29 17:10 | 只看该作者
都有那么点印象,学过,只有两三题解释得下来。。。面墙查答案去。。。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
7#
发表于 2014-5-29 17:16 | 只看该作者
坐等正确答案
摆脱依耐,自强不息。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
9#
发表于 2014-5-29 17:23 | 只看该作者
哎,楼上的能答得这样感觉都好厉害了。
摆脱依耐,自强不息。

6

主题

83

帖子

1220

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1220
10#
发表于 2014-5-29 18:10 | 只看该作者
顶8楼的,添加一下,/ ?! |* N4 W3 ?0 F* y
2,信号速率V=11.8/Er^0.5 inch/ns,Er是板材相对介电常数,11.8inch/ns是电磁波在真空中传输速率
: s/ u$ N# S4 y3.补充就是CMOS输入管脚阻抗高,管脚对外界干扰信号敏感,一般上拉接电源或下拉接地。
$ T% y. p7 T% k% z9 l+ m9 .DDR3最高工作频率1600Mhz+ ?) G9 y3 ~7 K. ~: x
10,还是等大师来精确解答

6

主题

83

帖子

1220

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1220
11#
发表于 2014-5-29 18:14 | 只看该作者
对于第8题,一般电路中即使两个不同电源电压相同,但是也不直接共用的,相互之间易干扰,对系统稳定性也容易造成影响

0

主题

20

帖子

101

积分

二级会员(20)

Rank: 2Rank: 2

积分
101
12#
发表于 2014-5-29 18:52 | 只看该作者
论坛里果然高手如云

0

主题

28

帖子

-1万

积分

未知游客(0)

积分
-11729
14#
发表于 2014-5-29 21:22 | 只看该作者
学习了         

1

主题

20

帖子

1243

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1243
15#
发表于 2014-5-29 22:21 | 只看该作者
学习了,不错
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-22 04:14 , Processed in 0.067251 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表