一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,
: `& o' o+ \- g0 @+ g& Z1 Z a你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,
# K! T) y7 E& {- Y: ~分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构," }% E" F- s) F( s
多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
% V1 x- [' X9 |, D如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:
9 P0 _2 Z3 Z ?' B1,logic>>Net Schedule命令,
4 ?% I, m% `5 Z9 f7 ]/ ]
3 W1 G3 K' f& W; I t2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin5 Y" {# _, h, x6 i1 @2 R
/ V8 E) v0 N8 W* o3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts
5 }. B: i3 L8 w9 ?' B) @1 o, ^ D) {" F6 l* q7 R% O
0 r' Z$ _+ K$ H* M# I9 r2 o2 z& @定义好T点之后就可以在规则表里面定义pinpair设置等长了 |