|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 prince_yu 于 2016-7-3 21:07 编辑
A! I( l9 I1 j4 X) T- P% V0 }/ k) Q' ?, _8 u" e! V9 S
EDA365论坛 MENTOR XPEDITION 官方交流群:345944725
D; \/ l e( N6 UMentor Xpedition 从零开始做工程 手把手实例教学 视频课程 2 B$ ^, f1 m, A4 x1 n- q
, H* y/ J5 a: ~( ~: U
' a) |9 W t# T0 M8 Y% O声明:本视频内容仅涉及Mentor公司的Xpedition软件的操作和使用的教学,仅供个人研究和参考。视频版权归本人与网站所有,如未授权请勿传播。本视频涉及的所有资源均来自于网络。本人不对视频中出现的任何参考资料、言论、观点负责。% n1 x1 S) r) |. ~. [; h
m- Z# V3 p9 B m( {4 Q感谢EDA学堂提供的交流空间。
9 V! K* F% d. X# S' a9 [感谢超版Jimmy(林超文)的经典教材《Mentor Expedition实战攻略与高速PCB设计》。
2 p, Y6 z; j2 ]/ ?9 C7 z感谢官方群里各位兄弟姐妹们的肯定,是你们让我有了一直录下去的动力。5 S: P+ W" t( [% M D' q6 G
8 L- S2 g/ f* l. j) ~1 ~本视频的EDA学堂传送门:http://mooc.eda365.com/course/186
. g6 _- f5 n4 k6 C5 Q0 z如果觉得视频帮到了您,还请一定要给个好评啊,万分感谢!!
6 w9 ^% ]8 z: O/ ?2 K2 _* G* x- q
新书《Mentor Xpedition 从零开始做工程之高速PCB设计》一书即将出版,曾花费50元购买过课程的同学,可以按新书上市后售价抵扣50元购买,具体请参见新书专区,直接联系我,通过支付宝转账50元给您。
8 ~4 c9 g. K% }! S5 }. |- J7 I$ F
/ S* Y A2 ^" r3 l8 X; H【国内首套 详解Mentor Xpedition设计流程的视频】 b2 I, n' S, Q* v! m' w
作者就职于国内某大型通讯公司,对Mentor Expedition流程有着深刻理解,能从工程实践的角度为大家带来极其详细的软件讲解。视频的前几节可以免费试看,值不值得购买,看看就知道了。
* y1 ~% D/ S; A% g- i6 |4 R6 v2 G2 T. {$ S+ o+ S7 i
课程通过对一块小的通信板卡的PCB制作,从零开始,非常详细地演示了整个Xpedition进行工程制作的流程。请大家安装好Mentor Xpedition或者Expedition7.9.X版本,还有Mentor LP-Wizard,跟着我一起做起来吧。" ^) ?4 Q0 x9 X+ a# X& ~
$ o5 B) z7 a7 g. _. N$ g1 Z注意:使用MENTOR时,切记要关闭“有道词典”等词典的划词、取词功能,该功能会扰乱软件的使用,比如PCB里框选之后就会自动复制。另外,国产杀毒软件对建库的Symbol Editor的一个NSE组件会误杀,造成不能编辑Symbol,建议改用卡巴或者麦咖啡,另外360安全卫士也不错。# |( F' `' o u
2 O _/ F# @+ H4 L( @9 ]6 q
血的教训:所有Mentor里面涉及到的命名或者路径,请不要使用任何空格(可用下划线代替),最好也不要使用小数点,杜绝任何中文字符,否则有很大的概率出现各种奇葩错误!7 A s. k G6 n7 v& u0 |- A/ S
( R i/ B" }1 V. T- w5 k" W; p
3 _/ c3 o( Q' D; Z2 r附:已上传的课时列表2 I& ?# y; u$ y: b- I& O
# M0 Q2 p( k1 f5 Y9 X6 R( a第 1 章 :教学工程简介
! n( D2 v* H- _: H: c 课时1:教学工程简介 05:48
" p% T4 [. x; n) a8 V* S* \- { 课时2:关于课程资料无法下载的解决办法
- v: E+ T0 M; V& C) Q& F! B8 h第 2 章 :建库流程与库管理 # G S4 ^. A( e$ Y! j
第 1 节 :在LP-Wizard的帮助下,建好一个标准器件的封装
& m/ O# Q8 Y Z1 P/ } 课时3:新建库、库管理、用LP-WIZARD生成标准CELL、调整管脚与丝印 51:59 . a/ U( [0 _( X j' Z- M
课时4:用LP-Wizard调整BGA封装、新建Symbol、批量导入Symbol的管脚并放置 27:21 # f. ?/ U. q c* `6 T, j; o( v
课时5:编辑与修改Symbol的管脚属性 20:41 I$ g3 E" \1 y, H
课时6:给Symbol添加位号、将Symbol和Cell组建成Part、Part中备用Cell的作用 20:07 * C' O/ ^9 e1 p! z1 f6 D1 @$ V/ c" @
第 2 节 :不使用向导,纯手工建立一个异形封装
# ?% _+ A4 ?; A 课时7:原理图配色、手工建Symbol步骤、Pin脚批量导入CSV、批量添加属性、新建CELL 30:31
6 A, s0 }; g* J& o( @; o* i& z 课时8:Cell的属性设置、管脚添加、焊盘栈的新建、焊盘库的管理 29:51
9 r f9 ^; y% w& } 课时9:Cell管脚的坐标精确放置、更改原点、丝印的绘制、线段打断、鼠标的悬浮吸附 34:04 1 g9 C5 ^" @ g' k6 K" u1 P9 @
第 3 节 :标准分立器件的建库、库管理注意要点 , `% w- }+ e2 C! u/ U
课时10:课前说明 2 i) {" E8 c8 g- o, F$ \) F, o/ X0 y
课时11:标准阻容感封装的导入,原理图页的边框 38:06
; Q6 m. [" l* G% q$ E 课时12:电源和地、交叉参考符号、库文件的结构与管理、个人PLB快捷设置 19:54
5 ?9 L* O' }: e) t% b( s 第 4 节 :对于群友建库问题的解答与补充
7 y& I# ^. c! z% C! a1 K 课时13:课前说明 3 p& x+ Z* K! I, v; @) |; O
课时14:EE795的CSV导入,分离大器件的Symbol演示、LP-Wizard封装计算器、原理图修正 30:29 2 A# D8 X& e, B- P4 l. _* H0 V
第 3 章 :工程管理与原理图绘制 , J' V% t' j0 G9 z; c
第 1 节 :新建工程、讲解Xpedition的工程概念 ; \: H$ r- D) c; p7 |! k
课时15:课前说明 ) s! F8 n, o7 W, S* A
课时16:新建工程、iCDB初接触、工程备份、边框设定、调入器件、字体修改、工程精简与修复 49:41 , r+ W x, ^7 C+ i4 N
第 2 节 :设置过程中的疑问解答 ( c% x- u' p5 z) E( u
课时17:EE795模板问题、symbol与原理图的copy问题、工程文件夹管理经验 26:33
, _( V. P8 v! v6 ^3 o! w 课时18:原理图与PCB的对应问题、图页特性的添加调整、器件高度属性问题 26:40
2 Y+ ~8 V' h( f0 f7 @ 第 3 节 :原理图的绘制与EEVX原理图新功能的讲解
) N6 \6 G, b7 o4 S7 R 课时19:设置特殊符号、讲解VX新功能、放置符号、连线 36:02 3 s4 ?" v1 M9 x$ c) }
课时20:根据实践来修正中心库 16:03
9 K% e1 Q- G6 ]" o! |, m; s 课时21:原理图绘制的操作细节补充 38:04 7 L/ b3 x9 k& B( u! x7 t( ]9 J
课时22:继续补充细节、批量重命名位号、生成交叉参考、DRC与打包、根据PDF查错 32:18
, N+ U/ S5 K ^0 ` _- C' f$ b( D" o第 4 章 :PCB Layout 与规则管理器CES ?
1 r& c( G0 D; D# b 第 1 节 :详解一块全新的PCB要如何入手 ]# x6 k; q0 W- l) a
课时23:总线画法,xPCB界面初探、常用鼠标Stroke、打包同步、层数更换、阻抗计算 48:06 ?
; p2 m# n( h& k1 b N. }% | 课时24:过孔设置、跳线(埋阻)设置、手动修改板框、边缘倒角 28:40
, |$ f- ^7 e( x$ b% d! A+ k 课时25:从DXF文件导入板框 21:239 I0 a; G# ^+ K( Y
课时26:从IDF(EMN)文件一次性导入板框、机械孔、挖空区域、禁布区 19:13: U1 ]+ S3 i) [7 i" C
第 2 节 :PCB Placement(器件的放置与布局)& q% } @# C% t$ w4 X
课时27:xPCB新功能:分组布局、局部显示飞线、智能自动放置、交互式布局 44:125 i! X& y# J5 Q. u4 o& E# b
课时28:封装的替换与重置、3D显示、间距设置、极限靠近与推挤、器件对齐 30:13
9 q! K/ c4 l) M' ^+ A ? 课时29:高级篇:组内分组,模块化复制粘贴,多人合作布局,整体坐标精确移动 ? 31:35 ? $ u& n' a" |+ U, H8 z. a L; ^$ {
? 课时30:高级篇:位号修正,批量命名的风险,MS与PC命令用法,选择列表用于精确选择与复制 34:09 ? ( I/ z) }& R* q9 E; i: ^
第 3 节 :布线、铺铜与规则设置 8 F& H" f: C* x2 `, ]" A& z
? 课时31:单端线检查、叠层设置、过孔、基本线宽与间距规则、走线宽度变换 45:19 ? & r0 L3 n8 z' M- z8 C& A
? 课时32:推荐的规则设置,飞线筛选,走线、推挤与打孔详解,Pad Entry设置 52:41 ? 1 f3 C) F: s' G, o# Z- e
? 课时33:区域规则设置,差分线的两种实现方法 47:49 ?
2 v, t% Q' r2 W8 S* ^? 课时34:差分线等长设置,差分线的单根调节 19:35 ?
( }+ O, p- y$ x/ {# Y9 u? 课时35:高级篇:绘图模式走线、走线批量换层、弧形线的处理、草图布线功能、 走线拓扑结构、总线的公式等长、绕线设置补充 46:58 ?
( {* u$ Y& c5 P: @, P; U) J* K? 课时36:高级篇:飞线的动态过滤,用Pin Pair设置DDR拓扑等长 15:25 ?
- O. Q6 g# h x& h? 课时37:铺铜详解(铺铜类型、优先级、挖空、禁布、合并、绝对铜皮、单独热焊盘设置) 33:25 ?
% K+ D: f) ^) \+ U? 课时38:高级篇:射频阻抗线的Z轴避让,用过孔缝合铜皮,批量打孔 33:03 ?
" P) w4 A( X6 E/ K 第 4 节 :Layout全过程(3倍速,无声,仅供参考,可跳过不看) : N2 x% ?- `" ?. Q( z1 @
? 课时39:完整走线过程(3倍速),4层走完,以防Cost Down降层 108:09 ?
3 e/ m' s8 F; {: K6 c第 5 章 :完整的工程出图 1 a, R% `, J! ~# h, L, b
? 课时40:DRC 逐项检查 33:29 ?
$ Y" g2 X! ? m& \+ v? 课时41:生成钻孔文件、电气层光绘文件 35:43 ? / u( _! }- m& ]* N, B8 N+ T
? 课时42:生成丝印层、装配层光绘文件,装配PDF输出 21:06 ?
* \# O' N: ]" G' @3 E ? 课时43:(Report Writer)坐标文件、IPC网表文件输出 16:29) ?# R: V4 m- Z4 f* r' |7 [% m
$ k1 y8 F2 p% X. x& M0 G
: g5 n, W8 Y7 q% `$ B8 p4 c7 V/ e* ~$ k" }
! u. O0 y2 d' f& ]- |2 E! u* M4 G- R2 }/ P: f" D9 R0 ^
% ^4 ^0 Q1 \. h" X( ?4 g
- S( x y4 z) p% k0 F
! `$ w! l! y0 a" R
5 ?+ [* y/ a6 O) a2 `: K; j/ L, p% z* y
, `+ I9 X; r/ t |
|