找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1125|回复: 17
打印 上一主题 下一主题

[Ansys仿真] siwave v4.0 仿真中断求助

[复制链接]

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
跳转到指定楼层
1#
发表于 2015-2-12 11:43 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
1E币
本人初学 siwave,正在使用 siwave v4.0, 正在做 package PI 仿真,一直报出) w3 Z5 ^$ W  T) J& X6 z
solver failure, 提示说 BW L matrix is singular, 请各位大侠指教,折腾一个星期,没有任何结果。4 B8 B, n  b# @% [) K2 {0 ^
多谢了。
4 x6 Y2 }8 {: G- e8 q

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

15

主题

1123

帖子

2417

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2417
2#
发表于 2015-2-12 12:35 | 只看该作者
如果方便,可以把工程文件放出来,有可能是你现在的版本低。

点评

我用 siwave 5.0 版本仿真,总是跑到 30%就停了,没有任何提示,怀疑是没有破解好, 并且有时候 v4.0 可以仿真的 case,用 v5就不能仿真,也是跑到 30%就停了(从任务管理器看到的). 想问下哪里可以下载到 v5.0  详情 回复 发表于 2015-2-12 13:25
你好,由于工程文件在服务器上,不能直接发到网上,我能发的只能是 mcm文件,你有兴趣帮我看看?如果可以的话,那我就把这个mcm文件发上来, 我用最简单的单端信号 s参数仿真,也报了同样的错误。  详情 回复 发表于 2015-2-12 13:19

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
3#
 楼主| 发表于 2015-2-12 13:19 | 只看该作者
本帖最后由 maxswellyqp 于 2015-2-12 13:26 编辑
) Z. R, n3 p5 A  u$ P) ^- I7 `
菩提老树 发表于 2015-2-12 12:35" w& X8 Q# n: }7 c$ e, w( A0 X
如果方便,可以把工程文件放出来,有可能是你现在的版本低。

6 j) Q6 D$ Z6 D! x$ C  U4 V你好,由于工程文件在服务器上,不能直接发到网上,我能发的只能是 mcm文件,你有兴趣帮我看看?如果可以的话,那我就把这个mcm文件发上来,3 l7 @/ J& [# o
我用最简单的单端信号 s参数仿真,也报了同样的错误。
* ~# t3 {) r# Y. I% z2 I7 i7 e9 @8 [$ m$ L$ Q
补充一下: 我指的服务器就是 一个无法连接网络的电脑,并且文件只能进不能出,望了解。

点评

很多时候看不到工程文件,我们就只能猜你的问题。  详情 回复 发表于 2015-2-12 17:42

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
4#
 楼主| 发表于 2015-2-12 13:25 | 只看该作者
菩提老树 发表于 2015-2-12 12:358 P# P9 F" t8 R, H6 z5 _! Z
如果方便,可以把工程文件放出来,有可能是你现在的版本低。

$ t. B! S* z/ J我用 siwave 5.0 版本仿真,总是跑到 30%就停了,没有任何提示,怀疑是没有破解好,
. ?! i5 K' T7 J2 ~. n) y; k# x: p3 K7 S0 N% x7 C
7 w* w- e, H* s5 R: K9 q3 B% D1 @
并且有时候 v4.0 可以仿真的 case,用 v5就不能仿真,也是跑到 30%就停了(从任务管理器看到的).
+ }% V% ~# s7 s6 k想问下哪里可以下载到 v5.0, 想仿真下封装性能,折腾了半个多月,没有进展,没有办法,
+ g; A0 {& y' _; H/ K; t希望告知相关信息,非常感谢。
; p  Z: i# h0 x% C) b( \

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
5#
发表于 2015-2-12 13:41 | 只看该作者
重新设置下叠层,你应该是通过ansoftlinks导入的,填充介质出现了非法设置。

点评

你好,对的,我是通过 ansoftlink导入的,不过我已经设置过叠层,substrate 是4层, 介质层是 FR4, 你说的填充截至出现非法设置是什么意思,请指点一二。非常感谢。  详情 回复 发表于 2015-2-12 13:44

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
6#
 楼主| 发表于 2015-2-12 13:44 | 只看该作者
cousins 发表于 2015-2-12 13:41
! }) _$ @1 X3 X1 X  m3 t重新设置下叠层,你应该是通过ansoftlinks导入的,填充介质出现了非法设置。
6 F' i: ?# |2 k& m7 B
你好,对的,我是通过 ansoftlink导入的,不过我已经设置过叠层,substrate 是4层, 介质层是 FR4,
4 R. ~" ?  F- i( J( r) Q3 p你说的填充截至出现非法设置是什么意思,请指点一二。非常感谢。
" N7 M$ H& ^1 a1 w8 f

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
7#
发表于 2015-2-12 14:11 | 只看该作者
metal层会有fill dielectric  要与有效介电常数匹配。
  |) D, M, P9 \, s0 ?你自己设置过了就应该没问题。5 M/ E  ^" d& R$ p$ P
L matrix问题我遇到过几次,通常都是这个地方的设置出现问题。6 }2 d: r" g- B7 S4 M

点评

cousins,你好,“ metal层会有fill dielectric 要与有效介电常数匹配 ” , 可以解释的清楚一些吗," metal 层要有 fill dielectric "是指什么意思, 在 layer stack 中 看到 metal 层只有材料和厚度设定啊, 你  详情 回复 发表于 2015-2-12 15:20
我现在 BGA substrate layer stack 设置如下:请帮忙看看。 名称 类型 材料 厚度 TOP metal aluminum 1.45um TOP_1 wirebond gold 0 TOP_2 wir  详情 回复 发表于 2015-2-12 15:11
cousins,你好,因为我刚使用 siwave 4.0,所以不太明天你说的 “metal层会有fill dielectric 要与有效介电常数匹配” 。metal 层会有 fill dielectric 是什么意思? 还请你多多解释。非常感谢!  详情 回复 发表于 2015-2-12 14:58
新年伊始,稳中求胜

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
8#
 楼主| 发表于 2015-2-12 14:58 | 只看该作者
本帖最后由 maxswellyqp 于 2015-2-12 15:25 编辑 6 i% G1 y. Y  [0 @) W9 g
cousins 发表于 2015-2-12 14:117 E: F+ Z2 I) d+ A3 }
metal层会有fill dielectric  要与有效介电常数匹配。: z5 U% c& Y  l
你自己设置过了就应该没问题。' w5 B2 e( j/ C+ E. i% U
L matrix问题我遇到 ...

& [; g8 @5 o8 h9 q! K! dcousins,你好,因为我刚使用 siwave 4.0,所以不太明白你说的  “metal层会有fill dielectric  要与有效介电常数匹配” 。metal 层会有 fill dielectric 是什么意思? 还请你多多解释。非常感谢!
7 I! m) v+ W- S( ^  ^
! v: e9 s! M3 J' n( g; O- U

  h: W7 P/ v+ Z& N! A
8 t  k9 J# Q' g3 o; u5 g6 q
3 d, A0 i4 J. ~$ ~

( Z6 M( F" U& m7 g, n& R& j6 R8 h( k8 F( I7 A

$ i4 W; w8 `% Q" d$ U( e

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
9#
 楼主| 发表于 2015-2-12 15:11 | 只看该作者
本帖最后由 maxswellyqp 于 2015-2-12 15:26 编辑
: u1 }3 e5 \/ j/ ^6 E5 E& }
cousins 发表于 2015-2-12 14:11
- N" m& r/ b! H$ t* H! V5 H- Dmetal层会有fill dielectric  要与有效介电常数匹配。
: D0 M' I, ~1 a6 ~/ @你自己设置过了就应该没问题。
  ~$ s! v# e! T2 f5 ~" lL matrix问题我遇到 ...
& v- ~8 J- r5 L9 Z0 G0 p
我现在 BGA substrate layer stack 设置如下:请帮忙看看。4 k2 V! Q; @& i
名称     类型              材料          厚度7 x' U; W6 O6 m* f
TOP     metal           aluminum     1.45um6 L! E% R5 `( }8 d3 z- C* t; t
TOP_1   wirebond     gold            06 x7 b- t* k7 `' _* D" N
TOP_2   wirebond     gold            0% q' S9 b) W: e: m  o
TOP_3   wirebond     gold            0   
8 b) K! `" b* A$ L; v  v( Punnamed1   dielectric   FR4_expoxy  100um
' ~8 f0 W+ J, L/ G. O1 i" _' OL1          metal          copper      36um& L  x& {/ ?2 A: f
L1_2      wirebond       gold          04 |+ l. a0 D7 s% S
L1_1      wirebond       gold          0- h" h: }( F& S/ o/ h  x/ F
L1_3      wirebond       gold          0
3 r- ]: B5 R) ?0 A9 O' X3 Sunnamed2   dielectric   FR4_expoxy   40um
& Q$ E( b" X! iL2                metal         copper      18um' T3 k1 M4 R% K1 g' k9 i' A; z
unnamed3   dielectric   FR4_expoxy   60um6 j# v; B6 d* R4 x( Z7 V
L3                metal         copper      18um
* r# A2 u& Q. |  ]- A+ b3 T  w" nunnamed4   dielectric   FR4_expoxy   40um
2 P* {! |" p5 k3 w% q: jBASE           metal         copper       18um3 ^3 u4 f7 g, x7 q+ n" G. G1 F7 Z
unnamed5   dielectric   FR4_expoxy   100um
7 I8 B* M* L6 tsold-bot           metal         copper      36um, l9 d! Y/ C% T- J& l
, {9 q% q% i4 x
你说的介电常数,没有特别设置,siwave 应该根据材料自动赋值么?
& l/ j& f8 j: [( ~layout stack 没有看到要设置介电常数的啊?
( R7 l1 a0 F: q; L1 T, @  V7 p% B: B3 f
还请你指点一二,非常感谢。
" b, o9 x9 X; K7 I
3 N0 D) f- X7 V% R! u5 A/ {" Z! j8 I2 o* n4 Y- K) a
! G) M2 w& A  B$ F  F: N

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
10#
 楼主| 发表于 2015-2-12 15:20 | 只看该作者
cousins 发表于 2015-2-12 14:11
+ p) W! v  M% G3 p$ z' y8 l  Ometal层会有fill dielectric  要与有效介电常数匹配。( Y3 O" x9 A3 q0 C& E
你自己设置过了就应该没问题。
: b: S! j3 b  Q* EL matrix问题我遇到 ...
6 `6 {2 S- e+ C' n
cousins,你好,“ metal层会有fill dielectric  要与有效介电常数匹配 ” ,9 m3 F0 q1 f: A( l3 N8 C% H( Q* e
可以解释的清楚一些吗," metal 层要有 fill dielectric "是指什么意思, 在 layer stack 中 看到 metal 层只有材料和厚度设定啊,
0 z9 [5 O( r% g" a7 K! Z% N7 c0 d你说的 fill dielectric怎么设置的? “要与有效介电常数匹配” 这个又是怎么实现呢?
6 G/ u, ~& ~7 X7 j' ^如果你有相关文档说明,可否发到我的邮箱  maxswellyqp@126.com, 不甚感激。  {* T' p1 U. C
我折腾这仿真好久了,没有找到解法。
  D. B* u2 x9 d& Y4 i

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
11#
发表于 2015-2-12 17:31 | 只看该作者
抱歉下午有点忙( A, ]+ p1 L" Y7 v$ h. x1 u
简单来讲 fill dielectric一列的设置你要选择对应的介质。
) T9 I: V/ Q. \; S. e' V' \通常allegro或者其他工具通过ansoftlink导入后会默认为CDXXX什么材质,你改一下就可以了。
8 t+ F  {+ m' Y. C$ U+ o要是实在不行就重新导入,选择你关心的网络和必要的参考层就好,不要加入太多网络

点评

cousins,你好,我的导入过程是这样的,先用allegro package designer 打开 mcm文件, 然后直接在 allegro 界面打开 ansoftlink.界面如下: 然后在 ansoftlink 导出到 siwave,如附件图所示。中间没有看到你说的 f  详情 回复 发表于 2015-2-12 20:30
新年伊始,稳中求胜

15

主题

1123

帖子

2417

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2417
12#
发表于 2015-2-12 17:42 | 只看该作者
maxswellyqp 发表于 2015-2-12 13:19
9 l2 l; G1 Q( p5 z你好,由于工程文件在服务器上,不能直接发到网上,我能发的只能是 mcm文件,你有兴趣帮我看看?如果可以 ...

0 T2 m: u* @, J# g# [很多时候看不到工程文件,我们就只能猜你的问题。

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
13#
 楼主| 发表于 2015-2-12 20:30 | 只看该作者
cousins 发表于 2015-2-12 17:31- a: M  R; O! \2 i# f
抱歉下午有点忙9 E, C: k& C6 @/ f; o$ k# J; S
简单来讲 fill dielectric一列的设置你要选择对应的介质。/ Q6 @1 v  |4 t( z
通常allegro或者其他工具通过a ...

, ]6 r% A0 ~7 |9 f. s, z7 _. ucousins,你好,我的导入过程是这样的,先用allegro package designer 打开 mcm文件,
9 v4 X, ?* `9 h7 f然后直接在 allegro 界面打开 ansoftlink.界面如下:
: c* N$ w; ?; o9 I4 l
  b5 _* p/ l" ?4 [2 U% z0 S9 B然后在 ansoftlink 导出到 siwave,如附件图所示。中间没有看到你说的 fill dielectric 设置啊。" |1 y$ I5 C+ R" n8 o" s) Y
. M' m+ g; g7 x6 T
) {; Y1 D& X% |
: [, f% C% ^8 N+ m, }& z1 P

0 X1 v9 L" e5 W! V. |/ Y, G

temp1.JPG (31.63 KB, 下载次数: 1)

打开 ansoftlink

打开 ansoftlink

temp2.JPG (54.21 KB, 下载次数: 1)

打开 siwave

打开 siwave

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
14#
发表于 2015-2-12 21:33 | 只看该作者
在siwave layer setup里面

点评

hi cousins,你好,我发现现在还是有点问题,我之前跑过仿真是在没有额外添加 plane情形下, 由于我做的是 电源 网络 s参数仿真,我把电源和 地 pin 在 TOP 层和 SOLD-BOT层都做了 pin group处理, 由于 TOP层都  详情 回复 发表于 2015-2-13 13:28
cousins,你好,感谢你的引导,终于搞定了,。 不过不是因为 siwave layer stack中没有 做 fill 操作,而是 在 allegro 界面处没有修改 layer stack, 在 ansoftlink 界面也没有修改 layer stack, 而仅仅是 在 si  详情 回复 发表于 2015-2-13 11:29
新年伊始,稳中求胜

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
15#
 楼主| 发表于 2015-2-13 11:29 | 只看该作者
cousins 发表于 2015-2-12 21:33
7 p4 r6 w' ^  s/ x1 C在siwave layer setup里面
' b6 ?; }$ P* M" D) A
cousins,你好,感谢你的引导,终于搞定了,
, O4 c6 Y! O3 J2 R" P不过不是因为 siwave layer stack中没有 做 fill 操作,而是 在 allegro 界面处没有修改 layer stack,8 m. p+ q1 k  e+ R& S; M
在 ansoftlink 界面也没有修改 layer stack, 而仅仅是 在  siwave 界面一次性修改 layer stack.' Z% b, d) i  j" L- G4 X! S$ k
现在我用  siwave v4.0 & v5.0 都可以跑通仿真,不过就是由于 导入后竟然所有的 信号线在 via处都有 plane属性 ,# N" P# B0 V. {+ X$ f3 u
导致  optional 信号列表中没有任何信号,每次仿真都会 包含所有 信号线, 我试过删除 via 处 多余  plane就会在  option 列表中
2 |+ D' v3 F. m& p, }+ G) ?( V看到信号了,不过这样手动删除 所有 via处的 plane很费时间,想向你请教下是否有快捷处理掉  via处 多余 plane方式?
7 t1 ?# P4 V' z, `+ X. o6 u% `非常感谢!$ i1 a" U% I4 f8 V

: s4 h) y5 n1 `7 x2 T. x  {

点评

hi cousins,你好,我在家里电脑也安装了 siwave 5.0,不过家里电脑 siwave 5.0 可以正常仿真,而公司安装siwave 5.0 无法仿真通过,总是 停在 30%, 两个安装包一样,系统也都是 xp sp3, siwave 文件也相同, 结果  详情 回复 发表于 2015-2-15 15:51
option里没有信号是正常的。option识别的是非plane的网络 删除via的plane你直接在allegro里把约束管理设置下重新铺铜就好。 port即使没有plane也是可以识别到的。SIwave还可以用来做射频的s参数提取,trace同样识  详情 回复 发表于 2015-2-13 16:28
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 03:50 , Processed in 0.069749 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表