只需一步,快速开始
扫一扫,访问微社区
6
26
142
二级会员(20)
您需要 登录 才可以下载或查看,没有帐号?注册
下载资料威望不够?点击查看获取威望的N种方法>>
举报
34
225
2283
四级会员(40)
10
838
4907
五级会员(50)
xiongbindhu 发表于 2013-8-12 23:31 ( T5 p" s$ m1 J. v5 B6 l% d估计是你做的板子DDR2时序余量小,DDR2底层驱动应该可以调的。
part99 发表于 2013-8-13 00:12 / i2 C2 C6 b7 W' @: |主要看看CLK和DQS的时序余量
13
384
三级会员(30)
aeran 发表于 2013-8-14 10:55 5 l$ ?) l A5 h: ?- x" P# y 您好,请问有什么手段可以证明是clk和DQS裕量不足引起的这个问题吗?
48
1374
5155
aeran 发表于 2013-8-15 02:29 9 L% [; g U0 H: n1 |将CLK和DQS的时序余量加到最大,ddr可以工作到50°。7 }- G% F @, e: N- ]- E/ T { 看来不只是时间裕量问题,还有其他问题在里面。
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
微信登录
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2025-2-1 01:52 , Processed in 0.062093 second(s), 32 queries , Gzip On.
深圳市墨知创新科技有限公司
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050