|
本帖最后由 超級狗 于 2013-4-2 16:06 编辑
2 H* `; {6 \( N- @1 a* P6 }( T, P1 A5 J
曾在半導體廠任職的朋友說,芯片封裝完成後,會先送去電鍍上一層薄薄的錫在接腳上,以利使用者在貼件過程中容易熔接,然後再送回來測試。
j5 W; G( a) ?/ L8 h: g% u- h @' C" j1 F e1 l
標準的 PQFP-44 管腳寬度,在電鍍完本來就應該介於 0.25mm 至 0.35mm(如附件)。有可能是封裝廠委外的電鍍廠技術不夠好,無法保證落在合理的公差範圍之內,所以畫蛇添足的加註了一句 "w/o plating"。) G- `* Y9 p# L7 U, P
7 g# P. Z M' D
其實是有點預埋脫罪之詞的意味,但我覺得右邊那兩個註解應該也有透露一些玄機,樓主應該也要把它們貼出來的。可能 JEDEC 規範也有提到,芯片框架(Lead Frame)管腳寬度應為 0.25mm ~ 0.35mm,藉此順理成章的將責任都推給 JEDEC 規範。
9 f/ H/ @9 k c$ R+ ?1 C7 l- f6 e, y
{:soso_e180:} |
|