|
以16bit DDR3为例1 Q0 P3 L' n% Z" v8 D! h
+ B+ e! {1 S5 y2 f7 r
时钟信号CLK
! a! c9 Y" V5 r' Y+ [. ]时钟信号CLK的长度要求如下:0 \' G! a# H9 E
1、 CLK信号走线长度最长不能超过4inch;6 C" G2 d9 l. s: j1 `3 ` H: z
2、 CLK差分对信号走线严格走差分,差分对内部走线的长度差推荐小于5mil,即:|LCLKxP-LCLKxN| < 5mil;
; f& z. y$ K4 M6 D3、DDR走线线宽和线间距不能小于4mil。
; k% L1 j6 a9 l; v) Q8 I! O
/ k! R% c* j1 g. `/ u2 b r) Q数据选通信号线DQS
/ z0 k% ^+ U6 ?, Z2 D% u数据选通信号线DQS的长度要求如下:- `9 B7 n$ R5 {
1、DQS差分对内部两根信号线严格等长,差分走线长度偏差推荐小于5mil,即:|LDQSxP-LDQSxN| < 5mil;
8 M, g, \9 _/ V9 ~: p5 d0 O2、DQS以CLK时钟走线长度为参照进行走线,其走线长度相对于CLK的走线长度允许的偏差为±250mil,即:LDQSx = LCLKx +/- 250mil。( d0 x# n& A* X) r
~3 P2 l0 \# Z0 P c. N1 V
数据信号线DQ[0:31]
# _( p4 Y2 ~! Y! n [/ W数据信号线DQ[31:0]的走线长度以DQS作为参考,偏差50mil,具体如下:! Y2 G0 C8 m$ I, B/ B/ r' q6 v4 [
1、DQ[7:0]以DQS0的走线长度为参照进行走线,允许偏差范围为50mi,即:LDQ[7:0] = LDQS0 +/- 50mil;8 a6 x& p* ]# z; ^) G
2、DQ[15:8]以DQS1的走线长度为参照进行走线,允许偏差范围为50mil,即:LDQ[15:8] = LDQS1 +/- 50mil;* m8 O+ K2 h# B; M
3、 DQ[23:16]以DQS2的走线长度为参照进行走线,允许偏差范围为50mil,即:LDQ[23:16] = LDQS2 +/- 50mil;
, C! D* ]& P1 \4、DQ[31:24]以DQS3的走线长度为参照进行走线,允许偏差范围为50mil,即:LDQ[31:24] = LDQS3 +/- 50mil;
. d& u1 r7 X( U- m1 k+ [0 }. k5、数据走线推荐以GND层为参考平面,在无法满足的情况下,要求同组同层走线。" l/ p. I5 t! Q9 ?
! M$ t5 {2 @% b' g' M* h
数据掩码信号线DM
# T+ Z( y; X2 b; i* s数据掩码信号线DM的走线长度以DQS为参考,要求如下:
( v) x: _7 ^& e/ E5 w( C1、DM0以DQS0的走线长度为参照进行走线,允许偏差范围为50mil。9 q$ m# ]6 w% O
2、DM1以DQS1的走线长度为参照进行走线,允许偏差范围为50mil。5 {( `9 }6 n6 q7 W& z; {0 s9 v P
3、DM2以DQS2的走线长度为参照进行走线,允许偏差范围为50mil。" V/ N( G7 p+ R1 Q3 ^
4、DM3以DQS3的走线长度为参照进行走线,允许偏差范围为50mil。
@9 C7 g4 p Y n( P: {. l
8 A2 [ O9 y3 }: _# \/ m地址信号线ADDR[0:14
1 [- _1 Z2 ~/ E6 o地址信号线ADDR[0:14]的长度要求如下:1 p ~: q1 l: \! ]
1、ADDR[0:14]以CLK时钟走线长度为参照进行走线,允许的差范围为100mil,即:LADDR = LCLK +/- 100mil;
: |( m- n {- d0 D& a: a2、地址线采用T型走线,T点到主芯片端管脚的走线,最长不超过2inch;T点到DDR颗粒端管脚的走线,最长不超过1inch。3 @% }' G# ^- }
/ \; r- m4 T I" z+ m# A控制信号线8 q3 G4 h3 i7 t0 u& s4 N+ `+ L
控制信号线BA[0:2]、DM、CKE、CSN、WEN、CASN、RASN、ODT的长度要求如下:
; j& U2 P0 R' Q) I1、控制信号线以CLK时钟走线长度为参照进行走线,允许偏差范围为100mil;# }4 o" e7 M# k4 Y
2、为减小信号反射,建议所有DDR3 SDRAM接口信号走线避免穿越电源地分割区域,保持完整的电源地参考平面,单板PCB设计时传输线阻抗控制在50Ω±10%,DDR3时钟差分线阻抗控制在100Ω±10%。
- U5 A9 B6 O! d7 z8 [
$ p1 W/ ^7 n% G0 S$ k |
|