|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
对于这几款软件的相互转换问题,大家都有提问一些转换方法及转换过程中的问题,由于在这方面多有涉及,总结一些经验,与大家分享;也希望大家与我讨论。
+ O1 J g, C$ m- H. S" K# L1、对于转换方法:基本是转换是按次序3 F)
. \* U, X: d* r: v$ T8 Z P AD-Pads PADS转换工具,AD版本为5.0则可
- ~, [3 L% Y6 { Pads-Allegro Pads导出asc文件,也是5.0,不要太高,allegro自身带有pads translator工具进行导入0 Q9 Q$ L" ?# W1 }4 Z7 P
Allegro-Mentor/ 先通过mentor公司给出的一个DFL转换skill程式,再用mentor开发的转换工具altoexp.exe(不太好找)进行转换。DFL模式与正常PCB模式下主要是文件可否导出的区别等) n4 f: m' @ b
5 J( Q U' U0 f$ [7 w/ C
(Pads-Allegro) Pads下有转换工具,直接导出为*.hkp,比allegro直接、方便多。
) c8 v0 k, u, B) x8 o: p# U* d5 k转换细节方面就不多说了,论坛上的方法也较多,较详细。只强调注意点和转换要求软件等。
- G8 N0 N7 q8 ?- v/ J) ?2、转换问题:" ?! S; y- N9 C9 _: }
AD-Pads 问题较少,会有一些warning,如导封装,基本没有问题,只是由于习惯,丝印层会在silk-top层,但有些公司在Pads中的丝印也会建在该层;如导PCB,会有些网络名更改等等。
; l8 r; }( M. C$ R, Y. ]; {/ @ Pads-Allegro 问题较多,主要有几点:A.焊盘名会自动命名,且命名为"pad1^pad*",这点无法解决,只能事后修改,工作量较大 B.丝印会丢失,这种情况发生在ad-pads-allegro过程,主要是需要将丝印框改为top层则可 C.对于插装器件,通常会生成错误的flash焊盘,并对最终数据有影响,无法使转换的通孔盘指定正确的flash并出好数据。D.原始文件为AD的,有些网络名不符合allegro规范的一律不可转换过来。 ; p a7 W7 b l# m, {# I
Allegro-Mentor/ 问题一般,主要有几点:A.封装转换时出现问题,无法导进mentor的*.lmc中心库文件中,需要对转换生成的*.hkp进行修改 B.对于placement outline生成与placebound不尽相同,有些需要修改,或做DRC时与allegro一样,不用软件做封装干涉 C.可以用转换生成的*.kyn文件直接进行先行PCB导入
6 x' \- D9 c3 _6 I8 A- T3 M2 Z
8 ^$ I. @5 z" Z6 a& i `5 I9 W3 n(Pads-Mentor).9 e2 s" ~ l& W5 t; ~* l1 t) X. \
问题较少
G# ^8 ?) K- g3。建议不同软件间的PCB方案:
+ I' f( {' I' A0 z) t) c; j) B所有不同软件间的PCB方案都是做好使用PCB软件的库的前提下,用任何原理图软件产生所需PCB软件的网表格式。
t# V# w2 E- v2 ~* Q3 KAD-anything: d/n后选择不同网表格式,6.7等版本需要打补丁
1 x7 A' R% a7 `- K ]- D, Kpads(powlogic)-anything: 只能是自己写VB语言出来) e% z- ^5 L8 _1 M
allegro-anyting: creat netlist后选择other都会有,当然是orcad,不是HDL/ c& z& |; K4 H) d4 W
mentor(DX等)-anything: 没做过这种方案。 |
评分
-
查看全部评分
|