找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 5080|回复: 2
打印 上一主题 下一主题

allegro 16.3 IBIS仿真模型问题

[复制链接]

5

主题

24

帖子

-8948

积分

未知游客(0)

积分
-8948
跳转到指定楼层
1#
发表于 2010-9-29 18:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 zhangm 于 2010-9-29 18:34 编辑 , z! I* g! J8 [8 p( E4 a  K  `

- f6 x7 P, \' h; ^; ~各位大侠,小弟刚接触allegro的仿真,问题可能有点幼稚
  i' v$ M& G; b) i5 v/ ]9 H, m就是我用的是Altera的CPLD,Max2的EPM1270(144脚),但是Altera官网上只有Max2的EPM240(100脚),然后根据EPM240改EPM1270。2 k4 x, T+ p3 }. K" H
我用的EPM1270都是采用3.3V的,然后不知道model_name到底选择哪个好,我就都采用了max2_ttl33_io_d16 ,不知道行不行?
$ c. h: E# z$ |$ k还有就是CPLD的电源和地脚采用什么model_name?还有JTAG,时钟线采用什么model_name?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

4

主题

143

帖子

1461

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1461
2#
发表于 2010-10-18 08:47 | 只看该作者
本帖最后由 wakinoda 于 2010-10-18 08:47 编辑
6 |+ k# q8 |* q5 x1 I# z
8 Y1 C, V" P$ j) m( {0 `: Q一般FPGA、CPLD这类可编程器件,编辑ibis model都需要和FPGA工程师或者硬件工程师沟通,确认其管脚的逻辑分配。
$ d1 Z+ N% y! [) @5 t! y举例说明,某个FPGA需要设计支持DDR2和PCI,那么你就需要SSTL18和TTL33/CMOS33的逻辑,通过仿真确定其drive strength后,再和FPGA/EE designer确认其可实施性。同样其他接口都需要自己或者咨询其他工程师去确认其所用逻辑后再做评估。
9 s* W' V! d! i% Z2 v

评分

参与人数 1贡献 +10 收起 理由
shark4685 + 10 感谢帮组他人!!

查看全部评分

53

主题

647

帖子

1460

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1460
3#
发表于 2012-10-30 21:35 | 只看该作者
yun
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-22 23:41 , Processed in 0.076770 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表