|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录3 _% g$ @) M0 E6 C8 G: Y
第1章 概述! Z+ z I9 c9 E. w; B1 j' Y/ Z+ }
1.1 EDA技术的发展( R i+ M* l. {$ N
1.2 硬件描述语言
$ M; A! W; T) F4 X7 w4 F1.3 可编程逻辑器件与专用集成电路
' C' J! I/ `7 V+ s" @& g1.4 数字系统设计方法& s. _' u0 `- c
1.5 EDA设计工具的选择
: ~5 C, k6 r2 i5 C思考题和习题一
5 n4 s; F2 w2 d) w5 N第2章 Verilog HDL基础
- {. V9 T9 p9 u+ y2.1 Verilog HDL的基本语法规则0 a7 \ F1 [/ B, i
2.2 Verilog HDL运算符& N4 _, x4 w& |$ l! c3 u/ `1 \
2.3 Verilog HDL程序的基本结构: O. R, b t% Z1 Q& w6 A* k7 j& B
2.4 逻辑功能的仿真与测试
" i0 D. t2 Z" g% W% T- k思考题和习题二
P# Z& A( w- n+ R2 F8 k第3章 Verilog HDL常甩建模方式% ]9 ~' h7 |" o! z
3.1 Verilog HDL结构级建模9 T4 k! ?9 v. f
3.2 Verilog HDL数据流建模
) C+ a- O ]# y/ t2 b, V3.3 Verilog HDL行为级建模! X T/ e& h3 ^ [; i: y* f. k
3.4 Verilog HDL函数与任务的使用
. @: Q- @4 Y+ ]% z3 d4 p7 ]/ A思考题和习题三
* O( W- \. T: G: Y& Z8 m第4章 有限状态机设计; j G$ f1 [+ X
4.1 状态机的基本概念* U! v; t! ? |5 V
4.2 基于Verilog HDL的状态机描述方法
# w' o" \: B3 B4.3 状态机设计中的关键技术
3 k7 P- ?7 o: y2 c4.4 状态机设计举例
4 z/ u* m2 X1 A! s0 p第5章 Altera公司的CPLD/FPGA" N. M. n! |' P" k5 s
第6章 Altera FPGA器件的配置
# t/ |; @3 L6 @1 b5 |2 P0 _$ E; j, E第7章 Quartus Ⅱ6.0软件的使用
5 I6 `+ j( Q5 ]2 n第8章 数字电路与系统的设计实例' K& Y. E- j- U b1 {+ T
第9章 异步串口通信及UART实现" D' G" @: q% R+ z+ s, }' j
第10章 数字电路与数字系统实验
% c# c% y; |* F7 e' \9 q2 M附录A Verilog HDL关键字* S2 ^0 n3 J2 H" P ?) q+ D
附录B 常用EDA软件使用指南6 w4 \. G0 m. N% [/ ? t) o
附录C Altera DE2开发板的使用说明
* U, [! a) h7 t w |
|