|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
对于这几款软件的相互转换问题,大家都有提问一些转换方法及转换过程中的问题,由于在这方面多有涉及,总结一些经验,与大家分享;也希望大家与我讨论。' `! C3 V1 f) p, P4 I, S
1、对于转换方法:基本是转换是按次序3 F)
% E4 X- n+ g( \( d AD-Pads PADS转换工具,AD版本为5.0则可( l6 G2 ]/ a2 s8 n, l( d3 j% n
Pads-Allegro Pads导出asc文件,也是5.0,不要太高,allegro自身带有pads translator工具进行导入
, _+ g- r# T; O9 X6 P5 s8 | Allegro-Mentor/ 先通过mentor公司给出的一个DFL转换skill程式,再用mentor开发的转换工具altoexp.exe(不太好找)进行转换。DFL模式与正常PCB模式下主要是文件可否导出的区别等& y. H b; o. p4 l% q) Y' Y7 m. x6 F
7 [# ~7 T' R& N. X# |% G(Pads-Allegro) Pads下有转换工具,直接导出为*.hkp,比allegro直接、方便多。+ y$ `7 Z- Z% f0 A$ c, V9 X9 f
转换细节方面就不多说了,论坛上的方法也较多,较详细。只强调注意点和转换要求软件等。
9 y3 A4 f* h4 U; P* ^7 `2、转换问题:
$ R) m' J; [# H8 Y2 b C0 D AD-Pads 问题较少,会有一些warning,如导封装,基本没有问题,只是由于习惯,丝印层会在silk-top层,但有些公司在Pads中的丝印也会建在该层;如导PCB,会有些网络名更改等等。
% \% F' f% _) S2 _ Pads-Allegro 问题较多,主要有几点:A.焊盘名会自动命名,且命名为"pad1^pad*",这点无法解决,只能事后修改,工作量较大 B.丝印会丢失,这种情况发生在ad-pads-allegro过程,主要是需要将丝印框改为top层则可 C.对于插装器件,通常会生成错误的flash焊盘,并对最终数据有影响,无法使转换的通孔盘指定正确的flash并出好数据。D.原始文件为AD的,有些网络名不符合allegro规范的一律不可转换过来。
3 e8 q0 N4 r- T+ Z; A' n8 C' U Allegro-Mentor/ 问题一般,主要有几点:A.封装转换时出现问题,无法导进mentor的*.lmc中心库文件中,需要对转换生成的*.hkp进行修改 B.对于placement outline生成与placebound不尽相同,有些需要修改,或做DRC时与allegro一样,不用软件做封装干涉 C.可以用转换生成的*.kyn文件直接进行先行PCB导入& a. \9 y) A" E' V2 l, a
( G: B) Y# _3 ?9 C7 x0 P(Pads-Mentor).
$ r" |( R, r8 u6 P问题较少
" U; ^# O% k2 ]3。建议不同软件间的PCB方案:$ H, Q1 z4 ?5 m
所有不同软件间的PCB方案都是做好使用PCB软件的库的前提下,用任何原理图软件产生所需PCB软件的网表格式。' }# B7 a" `! o, D& u$ ~( t
AD-anything: d/n后选择不同网表格式,6.7等版本需要打补丁/ G- Z, B9 E5 f2 p' k. i) W% e5 Z
pads(powlogic)-anything: 只能是自己写VB语言出来& T# n$ w* ^4 ]: o
allegro-anyting: creat netlist后选择other都会有,当然是orcad,不是HDL0 Z' \ O+ M; M! ]; G
mentor(DX等)-anything: 没做过这种方案。 |
评分
-
查看全部评分
|