找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 692|回复: 3
打印 上一主题 下一主题

求助,关于BGA封装

[复制链接]

1

主题

4

帖子

-8988

积分

未知游客(0)

积分
-8988
跳转到指定楼层
1#
发表于 2011-5-11 21:07 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
小弟最近在做一块Xilinx Spartan3ADSP FPGA的实验板。用的封装是CSG484.默认的via 孔径16/9mil,四层板。使用AD画的图。使用扇出功能以后,其地层的截图如下图。
9 t  z4 n; E) N4 g* F" A* |我发现个问题,就是,这么多的过孔,把地层分成了好几个小的不连接的部分,这样,好几个GND的管脚就完全孤立了。在电源层上也是这样。请问这个问题改怎么解决??谢谢!
9 D( E9 E& G/ n, i. r: A4 t
" [1 I  x6 ^1 t+ ^+ u/ k

CS484.JPG (116.02 KB, 下载次数: 0)

CS484.JPG
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

1

主题

4

帖子

-8988

积分

未知游客(0)

积分
-8988
4#
 楼主| 发表于 2011-5-12 09:55 | 只看该作者
回复 jimmy 的帖子
, ?0 |7 \1 `) Y7 u& H0 y0 @4 u6 l7 x" Y
哦,行,我先看看,能不能改一改设置~
9 ?! U3 G. o, S

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
3#
发表于 2011-5-12 08:49 | 只看该作者
主要还是因为规则没有设置好.比如过孔和线,铜皮的间距.
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

1

主题

4

帖子

-8988

积分

未知游客(0)

积分
-8988
2#
 楼主| 发表于 2011-5-11 21:12 | 只看该作者
芯片的中间区域,都是过孔的部分,GND和1.2V交叉分布。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-10-21 11:28 , Processed in 0.061077 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表