找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4146|回复: 19
打印 上一主题 下一主题

新手3SC6410 DDR等长绕线!请大家指教!

[复制链接]

17

主题

248

帖子

3511

积分

五级会员(50)

Rank: 5

积分
3511
跳转到指定楼层
1#
发表于 2010-7-14 16:36 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
新手3SC6410 DDR等长绕线!请大家指教!
( W$ S8 c( [. x) D$ I% d1:CLK线差分线长51mm。2 m9 x  U$ s5 B8 K* d  R
2:地址控制信号等长50mm。( V( I$ z; G, r0 Y0 Z$ p0 r, {& ?
3:数据线等长41mm。! G* C, U4 i4 }) l; O+ @
) O# L9 B; s; u6 W% C
问题:
$ ~, N/ A$ O7 u- L$ p1:这种叠层方式会不会有问题?
" D2 `; o* ?3 c* D2:走线的线宽线距是否有问题?
$ b& |% r2 y' R/ R0 b3:线阻抗未充分考虑,只考虑等长是否可以?
2 x& C6 F8 ~! C. y; |4:有无其他可以改进的!
( k$ K& K! J( c# |非常感谢大家!
6 s# _, U1 j$ Q9 x) G/ [
1 q3 k( ]/ f' l* O; i/ ? temp.rar (330.33 KB, 下载次数: 382) - t- T8 K2 N7 Z# c5 B" J( B
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏2 支持!支持! 反对!反对!

13

主题

273

帖子

230

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
230
20#
发表于 2011-5-30 10:58 | 只看该作者
一阶盲埋孔的叠层只能这样安排。但是DDR的部分完全可以用通孔的,建议只在6410用盲埋孔。每组(8根)数据线最好走在同一层。DDR部分最好先把地、电源孔打了再走线。间距和阻抗跟制板厂协商是可以调的。

0

主题

1

帖子

5

积分

初级新手(9)

Rank: 1

积分
5
19#
发表于 2011-5-29 18:22 | 只看该作者
看不了

0

主题

12

帖子

-1万

积分

未知游客(0)

积分
-17935
18#
发表于 2011-4-13 16:51 | 只看该作者
围观。。。。。

12

主题

232

帖子

1万

积分

六级会员(60)

银河老魔将

Rank: 6Rank: 6

积分
13817
17#
发表于 2011-3-31 13:31 | 只看该作者
完全没问题,只是没必要走这么长的

0

主题

2

帖子

-1万

积分

未知游客(0)

积分
-11953
16#
发表于 2011-3-31 13:00 | 只看该作者
看到走的如此复杂,我的眼花了

0

主题

5

帖子

-8988

积分

未知游客(0)

积分
-8988
15#
发表于 2011-3-31 10:58 | 只看该作者
图片上看线宽线距小于4mil了

17

主题

248

帖子

3511

积分

五级会员(50)

Rank: 5

积分
3511
14#
 楼主| 发表于 2011-3-13 18:20 | 只看该作者
报告一下,可以正常跑!

23

主题

374

帖子

2184

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2184
13#
发表于 2011-3-13 17:10 | 只看该作者
DDR的阻抗只是因为驱动能力较弱造成的,负载阻抗太大可能会驱动不了,按单端50ohm做就ok了,没有特别严格的要求,像DDR3里面这个基本都不用考虑了,因为驱动能力已经到了120ohm。
250 字节以内
不支持自定义 Discuz! 代码

43

主题

163

帖子

818

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
818
12#
发表于 2011-3-13 09:23 | 只看该作者
请问版主此板子可以正常跑起来吗?
2 b& n! x" G, Y! v  ~/ L" X5 L

31

主题

250

帖子

160

积分

二级会员(20)

Rank: 2Rank: 2

积分
160
11#
发表于 2011-3-12 18:07 | 只看该作者
你的地址线要保证比你的始终线长1000MIL2 ]3 Y6 _- ~# S' M! Q6 i* _4 e

4

主题

78

帖子

2205

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2205
10#
发表于 2010-7-16 15:47 | 只看该作者
LZ的叠层方式需要改进,不然阻抗不好控制。因为要使用盲埋孔而使用这种叠层方式,有点避重就轻。如果6层线实在走不出来,可以考虑增加层数。这样成本应该不见得比用盲埋孔高吧。另外对BGA而言,最好每一个PIN都扇出一个过孔,这样性能应该会好些。

4

主题

52

帖子

1021

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1021
9#
发表于 2010-7-16 15:06 | 只看该作者
个人觉得,阻抗最好用对称的层,二,你两边内存的过孔数不一样

17

主题

248

帖子

3511

积分

五级会员(50)

Rank: 5

积分
3511
8#
 楼主| 发表于 2010-7-15 21:37 | 只看该作者
由于使用盲埋孔,1-4-1的工艺比较容易做到,所以使用 SSGVSS的叠层!
, H% h; N3 Z8 \* e' Z- i. T. n7 D$ s顶层也参考G层!走线尽量第一层和第二层不重叠!

17

主题

248

帖子

3511

积分

五级会员(50)

Rank: 5

积分
3511
7#
 楼主| 发表于 2010-7-15 21:35 | 只看该作者
由于使用盲埋孔,1-4-1的工艺比较容易做到,所以使用 SSGVSS的叠层!
/ K' z% r! y' U' A9 a% m顶层也参考G层!走线尽量第一层和第二层不重叠!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-23 05:51 , Processed in 0.070633 second(s), 43 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表