|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
大规模芯片都集成了很多功能模块,但是在实际的电路设计中不可能把芯片所有的功能模块(或者说接口)全部用上,因此总会有或多或少的管脚会“用不上”,那这些未用的管脚一般怎么处理呢?
! P* W, ^+ [% J/ G; J1 R) C管脚一般大致分为如下几类:
- S) J4 q6 H8 A& E/ r1)input 输入;7 y0 d* }5 }' {5 @% ~
2)output 输出;
* {8 o) T# {& n, f1 j3)Bidirectional 输入/输出7 b9 s( w: K; Q5 E
4)power 电源地
3 ~. k. g6 m+ n g1 S, d; o- p* T
: X3 K7 p; ?: I2 I
于输出管脚Output pin,除非芯片有特殊说明和要求之外,都是可以直接悬空处理的;' X6 ~( ?! _+ m/ l
既是输出又是输入的Bidirectional,一般这一类管脚通常就当做输出管脚来看待即可;
q* h1 e; t3 e3 w! ginput 对照器件手册里说明的设置:, [* K; b) o- `5 S8 C0 j, B
1)时钟输入类功能的管脚,不用时直接接地处理或者通过一个下拉电阻接地,防止管脚受到干扰影响芯片正常运行;
' f$ z5 g8 E" s% e. `8 J/ r2)一些使能控制类的管脚,如果不使用,最好上下拉到一个固定的功能触发电平,让管脚有一个稳定的参考电平输入;% |/ S% E0 V3 n% g$ p/ A3 c3 e4 ?
3)对于硬件配置类功能的管脚,不用时也需要固定为高电平或者低电平,当然大多数的芯片内部一般都有默认的上下拉匹配,也可以选择悬空处理,但是如果是比较敏感的信号的话,外部一个强制的上下拉会可靠很多;7 |# t" J7 M; o* d2 M, Q' y f
4)对个别管脚在不确定的情况下,最好把上下拉电阻都预留,调试的时候可以根据实际表现来选择是上拉还是下拉;
7 `3 z4 r4 l* s$ \2 H8 n% [! W( ^; O, X: d% h- Z- g
- U8 ?7 O" y8 n4 W
各位大神们 ,这样是不是就比较全面?还有什么需要注意的吗?
8 H3 s- w" L! A* X |
|