|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
大规模芯片都集成了很多功能模块,但是在实际的电路设计中不可能把芯片所有的功能模块(或者说接口)全部用上,因此总会有或多或少的管脚会“用不上”,那这些未用的管脚一般怎么处理呢?( T9 b. a% I2 a' [
管脚一般大致分为如下几类:- g# F& {1 {0 H$ ]* b: }
1)input 输入;' ]0 q3 e! `4 `5 ]4 M6 O: @
2)output 输出;4 r2 h- M$ F3 D- A9 Q; e
3)Bidirectional 输入/输出6 S; i) A0 |% `6 a1 f5 P
4)power 电源地
/ t$ G( n4 }2 [* G/ `) n6 T$ _7 s
, ^7 `0 c2 j! ]于输出管脚Output pin,除非芯片有特殊说明和要求之外,都是可以直接悬空处理的;
, g; W! A; p6 Z6 }0 l既是输出又是输入的Bidirectional,一般这一类管脚通常就当做输出管脚来看待即可;. c, k5 o) O' v* Z
input 对照器件手册里说明的设置:
& c% g. K) n* C2 ?! y1)时钟输入类功能的管脚,不用时直接接地处理或者通过一个下拉电阻接地,防止管脚受到干扰影响芯片正常运行;+ @0 n5 R' I, c
2)一些使能控制类的管脚,如果不使用,最好上下拉到一个固定的功能触发电平,让管脚有一个稳定的参考电平输入;2 D0 q. {% a$ F; \
3)对于硬件配置类功能的管脚,不用时也需要固定为高电平或者低电平,当然大多数的芯片内部一般都有默认的上下拉匹配,也可以选择悬空处理,但是如果是比较敏感的信号的话,外部一个强制的上下拉会可靠很多;
1 V" ]7 k* ]8 t. A# Q: b4)对个别管脚在不确定的情况下,最好把上下拉电阻都预留,调试的时候可以根据实际表现来选择是上拉还是下拉;# H' C* Z7 n( f& F
# U" y6 b. t% b+ |+ G8 |3 v0 ]! t; H$ F- I8 q0 b
各位大神们 ,这样是不是就比较全面?还有什么需要注意的吗?
# R+ I. ~: l: r3 h+ |7 u. V |
|