|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录) S6 {% ~( W. S1 j- q j1 V* o9 a: n
第1章 概述/ ?( f7 U2 M5 P0 a2 J: n3 b
1.1 EDA技术的发展' Y, |$ d1 M b
1.2 硬件描述语言
: j$ A+ l' v l; R9 u1.3 可编程逻辑器件与专用集成电路2 m( |6 Z% S* e% E
1.4 数字系统设计方法
) t; F$ o, N& K) w8 y8 A) E1.5 EDA设计工具的选择
( n& s4 Y0 C9 P' |/ R4 n# D: p, D; i思考题和习题一5 L/ q. S; u% n) ?& a
第2章 Verilog HDL基础3 n' @" H) n# b: v4 B
2.1 Verilog HDL的基本语法规则
6 D0 Y _, x7 B2 k* x3 X2.2 Verilog HDL运算符1 S* A1 a4 V* H j8 j7 T$ M, @
2.3 Verilog HDL程序的基本结构6 C U9 K, b6 ?. C Q1 L
2.4 逻辑功能的仿真与测试
% g# d+ h; c5 I6 c4 L5 K& V思考题和习题二2 q% R5 F* h4 x$ m1 j0 H
第3章 Verilog HDL常甩建模方式
. p- Z1 e# B" z( [5 e/ c3.1 Verilog HDL结构级建模
! `7 g- D8 k. g9 m3 A3.2 Verilog HDL数据流建模
; p6 Q. {- W) q" k2 @# E3 J- h3.3 Verilog HDL行为级建模
* S7 D u+ q4 f+ H9 e7 P3 k3.4 Verilog HDL函数与任务的使用
3 n* S$ ?/ c' {# S8 b, @思考题和习题三
' T. E5 P* [: \5 p( f$ R第4章 有限状态机设计+ e n7 \( K6 h6 q, p( M' h7 E1 T
4.1 状态机的基本概念
$ n) ]3 Z- s- y4.2 基于Verilog HDL的状态机描述方法
) H5 h/ }8 i. Q2 i& u; U4.3 状态机设计中的关键技术& S+ ]2 j2 U+ W) V% b9 v1 H
4.4 状态机设计举例' b5 J1 I& e% c( Z! M
第5章 Altera公司的CPLD/FPGA
% }. X+ j. s0 i% F6 y第6章 Altera FPGA器件的配置* P$ u( a8 K; j) C0 H
第7章 Quartus Ⅱ6.0软件的使用$ ~ n: o; z1 b ?* ]: ]) D
第8章 数字电路与系统的设计实例7 p& H1 {3 M( t$ z# G- \
第9章 异步串口通信及UART实现! l; k: _8 k$ D$ T
第10章 数字电路与数字系统实验
* `! m. _: x" B3 g( s# C( k附录A Verilog HDL关键字
& i! \7 v) o4 _/ d1 g/ j# H0 |附录B 常用EDA软件使用指南
- C* h: R; S& H* L, Z+ b( L; }# W8 ~2 }附录C Altera DE2开发板的使用说明
) Q3 W u" ]( z) C4 G |
|