找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 999|回复: 29
打印 上一主题 下一主题

请问图中红色圈中的电容有什么用?是必须要加的么?

[复制链接]

160

主题

313

帖子

3313

积分

五级会员(50)

Rank: 5

积分
3313
跳转到指定楼层
1#
发表于 2016-2-2 06:34 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x

# d7 e2 w/ c& D$ a( r8 ?. x
& h2 }- \* x5 iVTTREF 是DDR3 termination voltage, 1.5V是DDR3电源电压.
2 o5 s# F( \/ u+ g' \) k  a& k2 N2 w. }

点评

支持!: 5.0
支持!: 5
建議加、但沒說一定要加才會動。詳細請參考我的貼文!^_^  发表于 2016-2-3 00:24
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

33

主题

4949

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
12225
推荐
发表于 2016-2-2 23:47 | 只看该作者
VREF control
7 @3 c" ?/ q1 p1 ZSetup and hold time margin could be reduced if VREF has noise. VREF integrity should be provided by the user to optimize noise margin in the system. The VREF level is expected to track variations in VDDQ , and the peak-to-peak noise should be met with specification:9 q1 r3 f2 {: ]* Q. o' n
  • 1KΩ±1%/1KΩ±1%/ from VDDQ power panel
  • Place a 0.1uF capacitor between VREF and VDDQ
  • Place a 0.1uF capacitor between VREF and VSSQ
  • VREF should have a minimum trace to reduce inductance
  • VREF should keep a distance from other signals to reduce the potential of a decoupling effect
    & U7 [6 B6 t9 A/ w

& u, h- h. x/ v# U還真的有 DRAM Design Guide 這樣教!5 d- K. F( r( @: n% _
; F: a* g0 R' F* Q

9 E' d; \: j/ U8 {# B* E! `/ x3 E2 B5 j7 u
哈士奇是一種連主人都咬的爛狗!

33

主题

4949

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
12225
推荐
发表于 2016-2-3 00:02 | 只看该作者
美帝雖然邪惡,但人家畢竟是科學治國。咱們這群義和團,真的能振興中華嗎?$ z/ M9 c$ k* \+ [" {7 l
/ z# B* H! ?) o% {$ z% @3 Q- Z; g

" z7 c- i) |- B7 _
4 n$ t- r8 u- c- i9 l# DFigure 5 shows the schematic diagram of a VREF network suitable for PC desktop applications. We recommend using a decoupling capacitor at each DIMM socket location and a decoupling capacitor pair near the resistor divider. The capacitance network at the resistor divider will lower the equivalent AC output impedance of the divider. This decoupling will provide better termination of noise voltages induced onto the VREF line.2 X# R$ [3 {  c

7 ^  a6 D; ~8 R5 m0 v5 Y
+ R1 B/ ]* q5 T  N+ P4 J$ S7 \

VREF Network.jpg (30.33 KB, 下载次数: 0)

VREF Network.jpg

点评

支持!: 5.0
这样画图,道破真相了,楼主的图画在IC处,分压电阻不可见,故而难懂。 在很多DDR电路中都是这样接的。  发表于 2016-2-15 14:26
支持!: 5
降低分压网络输出阻抗!  发表于 2016-2-5 13:20
哈士奇是一種連主人都咬的爛狗!

0

主题

30

帖子

300

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
300
22#
发表于 2016-3-18 09:41 | 只看该作者
谢谢分享!!

13

主题

98

帖子

474

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
474
21#
发表于 2016-3-7 16:46 | 只看该作者
mark下,版主给的电容是0.1uf。。楼主贴的第一张图是10nf。。容值不一样额

0

主题

64

帖子

315

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
315
20#
发表于 2016-3-7 15:46 | 只看该作者
学习一下。。。

9

主题

141

帖子

601

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
601
19#
发表于 2016-2-27 18:19 | 只看该作者
增长见识

14

主题

314

帖子

549

积分

认证会员B类

Rank: 25

积分
549
18#
发表于 2016-2-25 08:00 来自手机 | 只看该作者
学习

8

主题

38

帖子

191

积分

二级会员(20)

Rank: 2Rank: 2

积分
191
17#
发表于 2016-2-17 09:47 | 只看该作者
学习了2 e, D/ v; {* ?9 ~7 V

11

主题

101

帖子

341

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
341
16#
发表于 2016-2-3 19:51 | 只看该作者
曾经也有相同的疑问,个人感觉是为了保证Vref的电压在更宽的频段内为Vddq电压的一半。

0

主题

65

帖子

564

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
564
15#
发表于 2016-2-3 16:51 | 只看该作者
牛!学习了

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
14#
发表于 2016-2-3 10:00 | 只看该作者
可以叫做前馈电容。

160

主题

313

帖子

3313

积分

五级会员(50)

Rank: 5

积分
3313
13#
 楼主| 发表于 2016-2-3 02:09 | 只看该作者
多谢各位!!!!

31

主题

4315

帖子

1万

积分

EDA365特邀版主

"學會了" 就簡單了.

Rank: 6Rank: 6

积分
19089
10#
发表于 2016-2-2 17:19 | 只看该作者
Lora 发表于 2016-2-2 15:173 {! b, o& Y* m, R. Y( ]
请教哈縫合作用是神马意思
2 R/ b' G  Z: G9 B1 r) \
參考文件

EMC Issues on Printed Circuit Boards_2011.pdf

845.7 KB, 阅读权限: 9, 下载次数: 43, 下载积分: 威望 -5

点评

支持!: 5.0
支持!: 5
小弟對黃金狗大的景仰,有如濤濤江水、綿延不絕!^_^  发表于 2016-2-3 00:29

评分

参与人数 1威望 +5 收起 理由
超級狗 + 5 不愧有天眼通絕技!^_^

查看全部评分

31

主题

4315

帖子

1万

积分

EDA365特邀版主

"學會了" 就簡單了.

Rank: 6Rank: 6

积分
19089
9#
发表于 2016-2-2 17:14 | 只看该作者
1341858424 发表于 2016-2-2 15:02( ~% x5 h4 r! }: `1 W2 a5 c5 ^" d+ I
请问Layout中 缝合作用 主要是指什么呢?
$ m8 L/ J' _4 u
缝合电容(stitch cap),在电源层被分割,而又作为参考平面时,就需要这样的电容,给高速信号提供尽可能短的回流路径。一般4对高速差分信号可以共用一个这样的电容,且电容放置在高速信号跨分割区域200mil以内
- T1 `' |3 @7 |' ?& }# ~5 A! qhttp://baike.baidu.com/view/4682119.htm% t/ Y1 G; Y/ o9 g( q, j# p
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-15 14:52 , Processed in 0.071275 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表