|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 prince_yu 于 2016-7-3 21:07 编辑 5 M/ [$ j7 C- |8 P4 M! T9 `+ O
8 t) J6 |0 N ?/ r& B _EDA365论坛 MENTOR XPEDITION 官方交流群:345944725
, M. b0 p+ q: i! w0 a6 {9 g+ p4 {# AMentor Xpedition 从零开始做工程 手把手实例教学 视频课程
5 x$ t5 a& P5 l4 F
7 B% y: V3 B( Y, V5 f) J. h ; ?0 g0 m4 I _/ N& V+ K8 h
声明:本视频内容仅涉及Mentor公司的Xpedition软件的操作和使用的教学,仅供个人研究和参考。视频版权归本人与网站所有,如未授权请勿传播。本视频涉及的所有资源均来自于网络。本人不对视频中出现的任何参考资料、言论、观点负责。
9 O9 }8 `- [! g' e* B3 U
3 }7 L! L4 w' q% y; t; M, {, l感谢EDA学堂提供的交流空间。
; n" U6 `4 Z# F/ x, N+ h感谢超版Jimmy(林超文)的经典教材《Mentor Expedition实战攻略与高速PCB设计》。' T2 p- q( M1 M. k' F
感谢官方群里各位兄弟姐妹们的肯定,是你们让我有了一直录下去的动力。. d2 @& [) t8 f8 ~# s& R. j2 {
9 T( A" q T% d! F+ a本视频的EDA学堂传送门:http://mooc.eda365.com/course/186& K0 l) M. `+ z6 M1 n7 e
如果觉得视频帮到了您,还请一定要给个好评啊,万分感谢!!
; U, H8 [3 A# v; f* U
, x' ]6 y% J6 C u% |新书《Mentor Xpedition 从零开始做工程之高速PCB设计》一书即将出版,曾花费50元购买过课程的同学,可以按新书上市后售价抵扣50元购买,具体请参见新书专区,直接联系我,通过支付宝转账50元给您。! a( v2 Y' _) G3 n1 P
0 V1 G1 R' a; z" {- a- K
【国内首套 详解Mentor Xpedition设计流程的视频】
- G2 o& O* V4 e2 D( Q作者就职于国内某大型通讯公司,对Mentor Expedition流程有着深刻理解,能从工程实践的角度为大家带来极其详细的软件讲解。视频的前几节可以免费试看,值不值得购买,看看就知道了。
# ~% _, G) `; y4 |7 |3 b; e: V
@5 T* ^7 j% y& U& b课程通过对一块小的通信板卡的PCB制作,从零开始,非常详细地演示了整个Xpedition进行工程制作的流程。请大家安装好Mentor Xpedition或者Expedition7.9.X版本,还有Mentor LP-Wizard,跟着我一起做起来吧。
. c, A; _$ V/ y0 t5 \# F! I" K. v$ ~6 m8 K
注意:使用MENTOR时,切记要关闭“有道词典”等词典的划词、取词功能,该功能会扰乱软件的使用,比如PCB里框选之后就会自动复制。另外,国产杀毒软件对建库的Symbol Editor的一个NSE组件会误杀,造成不能编辑Symbol,建议改用卡巴或者麦咖啡,另外360安全卫士也不错。) A6 T3 B1 V" I9 q
, o& i6 j+ O0 C; q8 O$ M" Q血的教训:所有Mentor里面涉及到的命名或者路径,请不要使用任何空格(可用下划线代替),最好也不要使用小数点,杜绝任何中文字符,否则有很大的概率出现各种奇葩错误!
6 L% m* |6 _7 s- ^& M+ l q( ]* L
1 J1 L6 q8 t9 Z: B附:已上传的课时列表
" C ?' H+ e+ ^9 q5 q! x7 p+ X2 L+ a2 W) n* k/ D( i) s
第 1 章 :教学工程简介 4 h( o. B% t0 y% l" j t
课时1:教学工程简介 05:48
0 S* C% z% n) K8 v' T, i 课时2:关于课程资料无法下载的解决办法
% B2 p) H* `7 n第 2 章 :建库流程与库管理
' n8 Z4 ^" m1 ]. j; w% Z. W 第 1 节 :在LP-Wizard的帮助下,建好一个标准器件的封装 * t, J' ?* p, }, D5 H) x
课时3:新建库、库管理、用LP-WIZARD生成标准CELL、调整管脚与丝印 51:59 0 M' P5 g, E7 D# M+ Z4 Z& E; I
课时4:用LP-Wizard调整BGA封装、新建Symbol、批量导入Symbol的管脚并放置 27:21 9 M% G6 f9 n/ y( T5 b- d
课时5:编辑与修改Symbol的管脚属性 20:41 $ D8 R6 R5 m- S4 N7 s7 C
课时6:给Symbol添加位号、将Symbol和Cell组建成Part、Part中备用Cell的作用 20:07
9 K( Z: A5 t+ z N 第 2 节 :不使用向导,纯手工建立一个异形封装
! f# A* B w& _2 T$ Y$ D/ \# m1 | 课时7:原理图配色、手工建Symbol步骤、Pin脚批量导入CSV、批量添加属性、新建CELL 30:31 & F+ K4 F* a$ h; x' [
课时8:Cell的属性设置、管脚添加、焊盘栈的新建、焊盘库的管理 29:51 1 q4 Y h( B- X+ _
课时9:Cell管脚的坐标精确放置、更改原点、丝印的绘制、线段打断、鼠标的悬浮吸附 34:04 ) n8 [) [ Z) b9 ]- F- ]" n
第 3 节 :标准分立器件的建库、库管理注意要点 8 U5 d" T$ _. F8 j
课时10:课前说明 1 b, n+ F7 R; q D- {% G' g( ?
课时11:标准阻容感封装的导入,原理图页的边框 38:06 $ Z- }" j& H) S4 X" _- y# A: H! R2 t
课时12:电源和地、交叉参考符号、库文件的结构与管理、个人PLB快捷设置 19:54
( m+ J' ~! \+ g/ ]& G 第 4 节 :对于群友建库问题的解答与补充
" y2 I( J8 V0 ^* O" ?; T: o 课时13:课前说明
0 M5 ?' Z" B( h) _& T) ? 课时14:EE795的CSV导入,分离大器件的Symbol演示、LP-Wizard封装计算器、原理图修正 30:29
9 N2 |) O5 P& j7 m2 c4 a: S第 3 章 :工程管理与原理图绘制 5 n* |3 C# b1 r5 A
第 1 节 :新建工程、讲解Xpedition的工程概念 4 E/ S9 x- B' m b8 j' F
课时15:课前说明
7 z/ r0 B9 F8 i7 }- e 课时16:新建工程、iCDB初接触、工程备份、边框设定、调入器件、字体修改、工程精简与修复 49:41
$ G' @% A4 z2 F 第 2 节 :设置过程中的疑问解答
1 _# n/ d e9 T( q+ } 课时17:EE795模板问题、symbol与原理图的copy问题、工程文件夹管理经验 26:33 ' J% L1 y+ r L3 E, `; H5 o8 f2 d
课时18:原理图与PCB的对应问题、图页特性的添加调整、器件高度属性问题 26:40 0 Z' k( T8 D! H! B( U5 l+ U
第 3 节 :原理图的绘制与EEVX原理图新功能的讲解 3 S! \( J% d% y4 [
课时19:设置特殊符号、讲解VX新功能、放置符号、连线 36:02 7 R# q* w* F$ o% a2 I. S
课时20:根据实践来修正中心库 16:03 ) T4 G, T, M0 l% ]: _
课时21:原理图绘制的操作细节补充 38:04 ; @. I& Y! q: E7 r
课时22:继续补充细节、批量重命名位号、生成交叉参考、DRC与打包、根据PDF查错 32:18
; l+ D9 k3 O, H2 b" K9 t6 \第 4 章 :PCB Layout 与规则管理器CES ?
: `/ l' H2 c7 h5 l! a; g& d 第 1 节 :详解一块全新的PCB要如何入手0 y6 c9 s7 w. C: y) F
课时23:总线画法,xPCB界面初探、常用鼠标Stroke、打包同步、层数更换、阻抗计算 48:06 ?
* T& h, p5 ?" \* ?5 @8 s4 X' r2 ~) Y 课时24:过孔设置、跳线(埋阻)设置、手动修改板框、边缘倒角 28:400 P5 K' [. ?$ l$ v5 }. I8 x8 n
课时25:从DXF文件导入板框 21:236 n5 U6 O& g/ \3 s/ n
课时26:从IDF(EMN)文件一次性导入板框、机械孔、挖空区域、禁布区 19:13& f* I. K$ F7 n$ ~) G
第 2 节 :PCB Placement(器件的放置与布局)# _2 [' t: r" \
课时27:xPCB新功能:分组布局、局部显示飞线、智能自动放置、交互式布局 44:12
w# a; M$ l( |0 m* b$ } 课时28:封装的替换与重置、3D显示、间距设置、极限靠近与推挤、器件对齐 30:13
( i* [, t' v$ S, X. ]' x& }& y* l ? 课时29:高级篇:组内分组,模块化复制粘贴,多人合作布局,整体坐标精确移动 ? 31:35 ?
7 O0 X' t: W' C$ f& u9 l ? 课时30:高级篇:位号修正,批量命名的风险,MS与PC命令用法,选择列表用于精确选择与复制 34:09 ? : B& \* n. [: K" c% N
第 3 节 :布线、铺铜与规则设置
6 S, K8 K" T1 R4 K? 课时31:单端线检查、叠层设置、过孔、基本线宽与间距规则、走线宽度变换 45:19 ? , ^: ~9 W' \0 k0 @3 d& I( _# @
? 课时32:推荐的规则设置,飞线筛选,走线、推挤与打孔详解,Pad Entry设置 52:41 ? " _) G6 E" B8 a" M2 E
? 课时33:区域规则设置,差分线的两种实现方法 47:49 ? : Z/ P7 \4 ?: g" |% {/ X# x
? 课时34:差分线等长设置,差分线的单根调节 19:35 ? 7 @6 X' q, W: a& e5 `- u
? 课时35:高级篇:绘图模式走线、走线批量换层、弧形线的处理、草图布线功能、 走线拓扑结构、总线的公式等长、绕线设置补充 46:58 ?
1 T: `& W s9 r? 课时36:高级篇:飞线的动态过滤,用Pin Pair设置DDR拓扑等长 15:25 ? / s$ U" v: H% L2 `4 D
? 课时37:铺铜详解(铺铜类型、优先级、挖空、禁布、合并、绝对铜皮、单独热焊盘设置) 33:25 ?
, P9 B+ h( a) @6 z6 s/ [/ X? 课时38:高级篇:射频阻抗线的Z轴避让,用过孔缝合铜皮,批量打孔 33:03 ? # ^/ \# F) [- L' V; K$ ]
第 4 节 :Layout全过程(3倍速,无声,仅供参考,可跳过不看) % B' r+ I/ a/ B* v) y+ p" V4 k
? 课时39:完整走线过程(3倍速),4层走完,以防Cost Down降层 108:09 ?
, `4 c4 c( P) l, N9 L第 5 章 :完整的工程出图
+ o& o# s6 k) n( b" P2 X2 o? 课时40:DRC 逐项检查 33:29 ? / |& D* x8 K7 @% g# Q; R3 B/ I2 v
? 课时41:生成钻孔文件、电气层光绘文件 35:43 ? . ^' U7 P! Q% j3 P* ~! f, w
? 课时42:生成丝印层、装配层光绘文件,装配PDF输出 21:06 ? 2 W; z( X; U- ~: o
? 课时43:(Report Writer)坐标文件、IPC网表文件输出 16:29
+ L" N! l u0 j+ d3 p* P( x
# b; Q8 |3 ]! j
5 M M; ^( f; n. ?. B* y# o# ^6 K0 ?
# |: z& c# Z' A3 S/ q
' Y0 v B+ A t% m; Y0 V
/ H% E2 B, r, f* q, [+ I) J& i) R* [: k) N# p g
" U# m9 U D+ j0 U2 h& B* F6 q+ z7 U: [- H: ]/ U0 ?4 m
3 x$ u: M& q- c3 [: P1 N/ i' ^
|
|