|
本帖最后由 超級狗 于 2013-8-29 00:08 编辑
+ v1 j" [6 b- c" ?9 w$ F" m" ?6 n% ~3 I5 i2 X* }
我不是說有些器件實際應用是不需要的,而是比對芯片資料上的電路圖,COM 可以是負電平輸入,開發板是為了少做一組負電源較方便,所以它不使用負電源而接 GND。5 z; Q/ C8 C9 T' B3 P. P
/ f4 s2 V0 a \9 |- W% }- Y4 \
小弟的愚見是,您寫的兩句話都對,唯一不同的是對某些文句的解讀。. K- s! n; m5 F
+ ?7 U" x- d& ZLogic operational for VS from VSS - 5V to VSS + 600 V or 1200 V. Logic state held for VS from VSS - 5 V to VSS - VBS.
0 A+ _8 c6 W) Q4 S! }0 L
* f$ y0 \; B7 B6 E6 X+ g& m! y這句話只說明邏輯工作電平的範圍,並沒有說負過激(Undershoot)就是 VSS - 5V(約是 -5V),參見同一段話其後的說明。( N7 {( ?/ w, x- h5 M. q( V
7 O! G+ D& s# y$ x7 v, h* s& n. fFor a negative spike on VB (referenced to VSS ) of less than 200ns the IC will withstand a sustained peak of -40V under normal operation and an isolated event of up to -70V peak spike (please refer to the Design Tip DT97-3 for more details).(注意 VSS 的定義是 Logic Ground!假如 COM 如果是負電平,箝位電路還是要拉到 VSS。)
0 U8 I5 D9 B% ^" J* r
# n+ L! k* Z3 i, d: N所以,兩個二極管構成的箝位線路(Clamping Circuit)選擇在 -10V 左右似乎也沒什麼不對。 , [1 U6 u5 e% Y7 E. U7 W% S0 s7 J. ?
8 ^! T6 m* ~$ c, l* t! w) [. J
VS 的工作範圍是 VB - 25V 至 VB + 0.3V,不要再把 VB = 0V 套進來計算,除非 VB 就是等於 0V。
* w. T, \8 g, P& w8 W$ {# z$ [+ a0 m% F# ~( v
舉個例子︰
3 [. F( h2 _3 j, |& E* T) u如果 VB 是 30V,VS 的工作範圍就是 VB - 25V = 30V - 25V = 5V 至 VB + 0.3V = 30V + 0.3V = 30.3V。
; O0 t$ n6 C! h4 H* \$ b
# J) h8 m5 \0 a( v9 @{:soso_e160:} |
|