找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 18083|回复: 214
打印 上一主题 下一主题

深圳某公司高级layout工程师面试题目,看看你会几题。

    [复制链接]

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
跳转到指定楼层
1#
发表于 2014-5-29 15:58 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jimmy 于 2014-7-3 09:35 编辑 : \) s6 p- J( P. R/ b1 j; k
+ N( V; [2 Z4 P  U
深圳某公司高级layout工程师面试题目,看看你会几题。& [, n9 ?! \. A2 a

' a' o, G0 H5 b: O2 D  s. t( T是拉线工人,还是布线工程师,还是PCB高级工程师,看看你们平时的积累如何。
2 g& B) x  h: B8 n* x) ]! C* i0 b1 g) q$ {. J9 ~- L1 E: v: m# f4 j
(回复超过100页公布标准答案)
( l: _4 c, Q6 l2 q( ~7 a8 B1 Z! T% r. g8 ?
1,PCB上的阻抗怎么控制?
" K( c+ ^0 G) m9 w- G9 E
6 U1 b# q+ B' v2,信号线的传输速率是多少?
  N6 G* Q5 R7 V* w5 J# E4 c, G9 s0 s: l
3,CMOS器件输入管脚在电路中要如何处理?为什么?2 [4 e$ O# M  [. o
4 v/ n- }& Y# e/ I7 U. U  n
4,TTL电路不能直接驱动CMOS电路的原因是什么?4 c; B+ k& K2 ]' N2 Z; ~1 \7 G
  }! O7 l/ v' |* G8 U4 h
5,较长的时钟信号要走带状线的原因是什么?
2 q+ Q4 Y, _: ~  j' f: I
/ u* p! K+ x" F5 \6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。' c8 Z1 j' ?4 A

; n9 K1 w7 G% L: N& ~/ g7,ODT信号有什么作用?layout应如何处理?
0 v3 \7 P& q0 w7 X: ~6 V9 r
1 p! g, V2 \1 z5 b8,VTT和VREF是否能共用?为什么?2 o3 Z  L0 u+ |7 e& S( p
3 N/ \/ ~# N0 l  C& T2 l4 N- a6 m! B
9,DDR3的最高工作频率是多少?# r  w0 I3 U7 ~; \0 K! i4 @

2 }5 q( H2 N$ n; R! B( l% p10,多片DDR3为什么优先走fly-by拓扑?
! B& p3 j1 d1 s' l3 y
- U  b7 f1 @: M, b***********************************************& K& K* K3 G9 g9 W3 c1 P: Z
2 C; {1 d$ ~) |. u( B# k7 l
“PCB设计师职业规划与思考”  + w) u! V' t  B% d

! v% G" f0 K. V' a+ a# j5 k7 i( d
1 Q; a6 W) S' i' N. i3 t6 n# V1 N% C* t6 Q4 N: G
***********************************************( J9 H5 [, f$ n" b6 g2 l

8 O1 H/ B% a% m$ M* y关于答案,敬请关注5月31日的EDA365培训活动系列~
( s: \0 n" u9 y$ Y0 E' c( T/ c5 u' M+ K
或回复超过100页将公布标准答案!/ _! O1 C* G3 l7 S; ]* L. q

- J8 g, t* u! Y4 k" P4 |***********************************************

评分

参与人数 2贡献 +10 收起 理由
shenzhiwu333 + 5 JIMMY老大,在网上给大家培训一下呗,线下.
sikixu + 5 很给力!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏31 支持!支持!3 反对!反对!
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
推荐
发表于 2014-5-29 17:21 | 只看该作者
我就根据自己的认识来做一下# E- N6 P$ b) \  c& O. T# n
1 PCB的阻抗怎么控制% b3 T: _) }5 D: M
  跟阻抗有关的参数有:铜箔的厚度,走线的宽度,板子的介电参数,参考层的高度,如果是共面波模型还跟参考面的间距有关系。控制阻抗就要确保这些精度。另外在制造或者其他的因素下造成的阻抗不连续,可以使用串接电阻来吸收反射。
5 S0 G7 u2 G. x  N7 v  r( h0 Y( H% c9 G& r! y
2 信号线的传输速率是多少?
" y. s7 J) Q) }6 \9 M   这个不知道考的啥?我知道信号的传输速度是接近光速。不同的信号,传输的速率是不一样的。
  T! E% D" B* @3 B5 s+ h  ?) W; {' B* e: C6 r  X
3 CMOS器件输入管脚在电路中要如何处理?为什么?1 P1 p% G+ Y/ D/ r
   需要在输入管脚串电阻或者并联电容,因为CMOS的输入端阻抗很高,对静电很敏感& E$ u* f4 b5 D- l/ C) a
  z8 x$ {9 j- f
4 TTL电路不能直接驱动CMOS电路的原因是什么?
4 Y0 U0 o" v. ^3 E/ z9 G' X0 W   电压不匹配,TTL的H>=2.4V,L=<0.4V    CMOS的H>=0.8*VCC,L<=0.1*VCC
  J% W/ u5 E7 w
+ ^8 s+ H1 Z1 M) C4 y5 C% q5 较长的时钟信号要走带状线的原因是什么?
; Q8 C" b' p. u; P1 f; g   带状线指两边都有参考平面的传输线,这个是定义。周期性的时钟线具有很强的辐射能力,当走线长了之后,更容易辐射。所以走成带状线那么可以减少辐射。( s$ y) j  w/ o

- [2 V* }' k* Z  V9 U6  四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。
9 x. X! u: j3 U8 q    没有弄过,不敢发表意见。# ]; C& e- c# M4 e9 |

7 m/ x0 p9 C! b) ?0 T6 Q7  ODT信号有什么作用?layout应如何处理?% ?4 w% T# Q7 N+ Q8 l0 ^( U! c) J$ `* p
    ODT信号用来开启ODT功能,主IC的是输出,DDR2的是输入。由于是控制线,跟其他的控制线等长。
3 t. W" F4 v/ C' r
( U" k6 e3 j. Q; F* @+ `1 i8 {8  VTT和VREF是否能共用?为什么?, @' X9 y& I% m9 [  Q
    不能,电流大小不一样。两个电压都是一样,但是VTT是给终结电阻供电的,电流比较大,干扰也比较大。而VREF是给参考电压用的,电流很小,电压的精度要求高。最好分开。
$ r6 X& N- i! F  `( ~% O" p: b8 q+ X1 H
剩下两个都不知道。( U3 H$ V- L* o
   
+ X2 }# E3 Q+ b2 t8 ], }' g- p2 Y
9 S2 d8 i% O; _
) t! j2 `) m0 t6 L* F# ^   
; Y0 m2 b' b2 s. L# W  @' h. P& V1 p  Y) k5 Z6 Z8 j5 E, F

& t/ n1 G% m6 l! v

点评

支持!: 5.0
厉害,很无私  详情 回复 发表于 2015-3-2 15:13
真心好厉害。。。。而且很热情回帖!!!  发表于 2014-12-5 09:58
支持!: 5
真厉害!!  发表于 2014-8-22 13:46

6

主题

87

帖子

1076

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1076
推荐
发表于 2014-12-19 14:52 | 只看该作者
1,pcb上的阻抗怎么控制?
# o4 M, H+ a0 o$ }6 U, E+ c4 n2 xSI9000计算一次就全知道,楼上的基本都正确,还需要考虑微带线的表面绿油和是否包地。7 i) w$ d0 t- G& _: \
2,信号线的传输速率是多少?
6 X9 ~( x' @" I公式: Er^0.5*光速。
9 ~$ a" U- g+ T: |* B' P; V3,CMOS器件输入管脚在电路中要如何处理?为什么?
& i4 X2 M# g  h9 E1 _! O8 `' _接上拉或者下拉电阻,输入高阻,同时需要旁路电容。注意栓锁问题和静电防护。
  a& J7 M2 P% S# Y: A4,TTL电路不能直接驱动CMOS电路的原因是什么?
: d1 R4 b! d* P/ g/ X! XTTL跟CMOS定义高低电平不同,其容错能力不同。另外,TTL是固定的高低阈值,CMOS根据VCC的不同,高低阈值不同。8 [3 R( [% k; R; h+ V( C+ Z3 q2 F2 K
5,较长的时钟信号要走带状线的原因是什么?
) o1 \1 q# ^$ q" r+ ^# `: Z$ i% @主要是EMI,CLK信号是强干扰源。正解是源端预留滤波电路,然后直接过孔走带状线。
% M) w' T: \, j" t* D; E9 `6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。
( ~& F6 `7 ?$ R6 R9 p: v首先拓扑形式:改良性T形走线。中间要T点,两两菊花链,对称
. k5 F' ^4 T% H5 Y( _) ?末端匹配靠近两两中间的T点,时钟匹配靠近DDR
! @3 }9 a9 u5 c' l1 \两两的STUB等长,公用部分要大于分支,最好能2倍以上。2 Y; _! q' n' G
其实最好走菊花链和FLY-BY,但是和SOC厂商沟通,很多SOC在对DDR的读写的时候不支持FLY-BY模式。
9 `$ y' Y6 \+ f0 A; O4 t( b
7 F1 n; L1 D; k1 m$ v- f. B' N7,ODT信号有什么作用?layout应如何处理?
+ t$ L% c) }: jODT:1,相当于一个末端匹配  2,给数据线数据传输的时候提供瞬间电流(这里的电流分正负) 3,减少DV、DT的大小,从而达到调整内存颗粒的CL等参数。等长,尽量短。
5 N3 s; S5 k/ t. ^) k8,VTT和VREF是否能共用?为什么?+ h6 T) f( Z7 l5 u; \5 ~2 e% R" }
不可以。VTT是上拉电源,在DDR读写数据的时候,其瞬间电流的突变严重从而导致VTT上有很大的纹波。        而VREF是电子开关的参考电平,要求相当高,尽量做到1%的误差。所以要远离。并有隔离器件。) W2 d  u! M; M* K. r
9,DDR3的最高工作频率是多少?9 i2 b( o( x# X% _
    3G。这玩意是一直突破的。车载很少超过1033,PAD等很少超过1600,只有那种台式内存条会做到很高。
. ~" G/ t: R; i1 V7 X' i9 {  d10,多片DDR3为什么优先走fly-by拓扑?, _' k" M( j' g6 ]6 w
这个需要从FLY-BY的拓扑定义上来:FLY-BY首先STUB很短,很多甚至是在焊盘上直接打孔,保证其信号的阻抗、分支长度、外部干扰的一致性;然后能保证同一DDR上所有地址、时钟、控制信号线都能做到严格等长,所有信号的延迟都一致;最后只有FLY-BY的拓扑形式才能挂到8片DDR。  B! G2 N, j4 f, L6 F. G" l# Z

0 T! d8 I% x. z1 q! l& j0 B2 i, R9 @6 B; [5 h
这东西不是单纯的PCB工程师了,很多都需要根据SI和PI的知识。我的回答也只能代表自身的一些理解,很多也只是一知半解,涉及的东西太多了。
( s& ]: p% Z0 c: O4 N同时请大神指正。

19

主题

321

帖子

1849

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1849
推荐
发表于 2014-5-29 18:57 | 只看该作者
尝试着答一答。  C6 f' D+ f% K/ O! i
1,pcb上的阻抗怎么控制?
4 j% J& Z( x. e: g阻抗受很多因素影响,单端线受线宽、介电参数、叠层厚度影响(我们一般给制版厂算,然后我们遵守),差分还受线距影响。; r0 F2 b4 u6 H! E" h: x. e
2,信号线的传输速率是多少?
- m/ q+ k3 d% F0 h' ~4 c我们一般估计是6inch/ns 。但是不同介电常数的速度不一样、微带线比带状线快。  N) {9 @: S  i4 p" q
3,CMOS器件输入管脚在电路中要如何处理?为什么?
6 L- Y; U' B2 L- d% r' y我印象中好像没有专门因为是CMOS器件而作处理。输入处理主要考虑电平标准和信号边缘。8 f9 x# h- z, ^5 k& d
4,TTL电路不能直接驱动CMOS电路的原因是什么?5 W* H# o* h; N% w( t2 m
基本没用过TTL电平的器件。8楼说电平标准不一样,但是CMOS也有不同的电平标准。接信号前还是得确认输入电压电流是否正确。; I/ C" ]9 I- Q2 A, I8 Z
5,较长的时钟信号要走带状线的原因是什么?( R! j9 V# H. x# E, I* @
除8楼的原因外,我觉得应该还有时钟是重要敏感信号,怕外部干扰。另外近期刚看到,带状线的远端串扰近似为0(《信号完整性揭秘-于博士SI设计手记》于争)。我想这也是个优势。
6 E5 h2 b" `* G/ n. I6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。
( t- `$ ?9 i& V, G- \; V$ Q没有布过。只布过单层的。( P9 N2 [' {" ]! O
7,ODT信号有什么作用?layout应如何处理?)
* ~+ f1 \3 A( k: X" r4 U/ y/ c8 v片上端接选择。在双向数据线中用(个人理解因为是双向,所以有时候需要端接有时候不需要)。
# Z9 J) u) b( ]5 Z6 I" rlayout要求如8楼。
6 x' Z) P9 B; h  }6 Z8,VTT和VREF是否能共用?为什么?
- N/ ]( r  M- n; L3 o不能共用,VREF是参考电压,VTT是端接电压。VTT电压在内存操作的过程中会有很大噪声。
  y  Z* P( l4 ]* L/ f6 y- p. `9,DDR3的最高工作频率是多少?9 a  f- f5 J; C- i
2000MHz(百度百科)
, Q9 Y* g5 s+ D# W" N5 n7 I10,多片DDR3为什么优先走fly-by拓扑?' g/ R( M+ C& @! z0 M8 B. Z
fly-by如菊花链,减少分叉长度。个人理解分支很短的话类似集总线了。前面的芯片对后面的芯片影响小(肯定还是有影响的),后面的芯片对前面的影响大。+ X2 o  _. C; G) C
4 h& ~/ u0 E# x4 C, X
有不对的话请版主赐教。

17

主题

430

帖子

6320

积分

五级会员(50)

Rank: 5

积分
6320
2#
发表于 2014-5-29 16:06 | 只看该作者
看了以后就知道自己该做啥了
做一个优秀的工程师,做一个优秀的人!

1

主题

29

帖子

1164

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1164
3#
发表于 2014-5-29 16:32 | 只看该作者
顶一下先,还真没一道题会。看来路途遥远啊

2

主题

144

帖子

303

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
303
4#
发表于 2014-5-29 16:43 | 只看该作者
坐等大师讲解

2

主题

80

帖子

958

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
958
5#
发表于 2014-5-29 17:10 | 只看该作者
坐等讲解

6

主题

82

帖子

1411

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1411
6#
发表于 2014-5-29 17:10 | 只看该作者
都有那么点印象,学过,只有两三题解释得下来。。。面墙查答案去。。。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
7#
发表于 2014-5-29 17:16 | 只看该作者
坐等正确答案
摆脱依耐,自强不息。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
9#
发表于 2014-5-29 17:23 | 只看该作者
哎,楼上的能答得这样感觉都好厉害了。
摆脱依耐,自强不息。

6

主题

83

帖子

1220

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1220
10#
发表于 2014-5-29 18:10 | 只看该作者
顶8楼的,添加一下,  [7 X; p* b' G
2,信号速率V=11.8/Er^0.5 inch/ns,Er是板材相对介电常数,11.8inch/ns是电磁波在真空中传输速率* Z; g" c$ z& ?8 ^
3.补充就是CMOS输入管脚阻抗高,管脚对外界干扰信号敏感,一般上拉接电源或下拉接地。0 v0 V+ H3 I' m
9 .DDR3最高工作频率1600Mhz# M! T! p+ |0 X; m4 ]' q
10,还是等大师来精确解答

6

主题

83

帖子

1220

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1220
11#
发表于 2014-5-29 18:14 | 只看该作者
对于第8题,一般电路中即使两个不同电源电压相同,但是也不直接共用的,相互之间易干扰,对系统稳定性也容易造成影响

0

主题

20

帖子

101

积分

二级会员(20)

Rank: 2Rank: 2

积分
101
12#
发表于 2014-5-29 18:52 | 只看该作者
论坛里果然高手如云

0

主题

28

帖子

-1万

积分

未知游客(0)

积分
-11729
14#
发表于 2014-5-29 21:22 | 只看该作者
学习了         

1

主题

20

帖子

1243

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1243
15#
发表于 2014-5-29 22:21 | 只看该作者
学习了,不错
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 14:04 , Processed in 0.076437 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表