一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,% O6 ^. {9 u: P+ T& I: z) c* q& M! L
你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,9 M# w+ s" c9 F0 g; S5 \
分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,9 O3 {1 M* z8 G* S5 ]. \0 L
多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)- u+ S( \ _1 X# v: ~1 g( d7 A; `. z
如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:3 ]2 T2 y0 F9 ` X- ~+ T
1,logic>>Net Schedule命令,* X; s' U ?- G* e& i6 `
% V* y* Z0 L5 |
2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin
" i" x. W/ J% K5 m2 Y2 H) N- i2 L& V) P
7 Y: U& Q$ l' o8 C3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts
- H# I7 }- |) o+ k9 y
' N) o& B! [0 ~# r |3 w. K
# x% Z. w: ]2 Q+ w
定义好T点之后就可以在规则表里面定义pinpair设置等长了 |