找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4246|回复: 32
打印 上一主题 下一主题

DDR3走线规则,求验证

[复制链接]

86

主题

295

帖子

776

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
776
跳转到指定楼层
1#
发表于 2012-10-25 11:14 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
从网上转了一个,在这论坛也看了一些资料,说法都不一样,有没有个比较统一的走线规则啊?
5 B0 y- O$ H8 u) Y3 @! k4 d; {4 E! ?; ~
另外,要求同组同层走线,比较难实现吧,因为走线本身就交叉,或者本身PIN就在不同的层,跨层走线在所难免啊。& ~2 x( l" w, r$ L
7 B: Z# ^# }2 H( ~. r( m
求各位老大,发一个验证OK实用的详细DDR3标准出来吧,我们万分感激。& X5 y2 a/ ]" D+ D$ K
DDR3走线规则(new).rar (26.17 KB, 下载次数: 1620)
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

34

主题

1321

帖子

7126

积分

六级会员(60)

Rank: 6Rank: 6

积分
7126
推荐
发表于 2014-1-24 12:21 | 只看该作者
要求同组同层走线,比较难实现吧?因为走线本身就交叉,或者本身PIN就在不同的层,跨层走线在所难免啊?2 b8 T- Y" H! S! B# l

4 P) C' F$ c# K2 b# xDDR和SDRAM的数据线是肯定要同组同层的,且间距要保持在两倍线宽间距以上,一般都是做1:2,数据线同组同层很容易做到,但地址线就比较难,地址线没数据线严格,可以不同层,但能做到做好不过了,至于间距就看空间而定了,空间大的话做好都做到1:2,是在没办法也只能做1:1的间距。走线交叉和PIN不在同一层这有什么关系?你同一组的数据线都打孔走在一起且走同一层这有什么问题么?交叉的就用两个层面这有问题么?如果说没层面走线的话那只能说你在评估板子需要用到几层才能做得出来的时候评估有误。

4

主题

90

帖子

253

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
253
推荐
发表于 2013-9-2 15:17 | 只看该作者
chuxuepcb 发表于 2013-3-22 16:31
1 B3 w, R. b. o- L' m请问fly-by是个什么结构,有看的清楚的示意图吗?谢谢,重点关注一颗DDR3的!
9 c4 G# ^, i( C9 p1 A" C. Q. V. u' [
单颗DDR3,假如D0~D7、DQSN0、DQSP0(其它控制信号如DM0、CKE、RAS、CAS、BA0~BA2)过孔走SIG1层;D8~D15 、DQSN1、DQSP1、DM1走TOP层(不打过孔),TCKP,TCKN走TOP层,这样会不会导致阻抗的不匹配!(我想说的是过孔引起的阻抗不匹配以及层不同引起的阻抗不匹配。如果有影响,会引起什么样后果(CPU主频440MHZ,CPU与DDR3都在TOP层,层设置  TOP GND  SIG1 SIG2 POWER BOT)。请高手赐教,不甚感激!!!

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
推荐
发表于 2015-7-29 12:13 | 只看该作者
qingtian52014 发表于 2015-6-22 10:51* M' k1 x. X- C6 C8 O+ Y' y
恩,想问下,DDR3 FLAY-BY  两片 地此线 相差 500MIL 有没啥关系?   800M/667M   其中有一根最长 2500MI ...

9 S' |3 a# B1 i; o6 w8 B先搞清楚是数据线还是命令地址线。& B; F! }+ N9 C* {5 c" E
数据线每组等长就可以了,命令地址线大体上是先到一个内存等长,再到一片内存等长。7 Y5 G! a5 `& {. r  I
如果命令地址线在1900-2500mil, 我会把时钟线布成2200mil。
- Q* |0 ~" P6 Z+ j, f! n

1

主题

48

帖子

479

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
479
2#
发表于 2012-10-25 13:45 | 只看该作者
也想了解!

86

主题

295

帖子

776

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
776
3#
 楼主| 发表于 2012-10-26 11:14 | 只看该作者
自己顶下

89

主题

1242

帖子

5500

积分

五级会员(50)

Rank: 5

积分
5500
4#
发表于 2012-10-26 19:01 | 只看该作者
本帖最后由 eeicciee 于 2012-10-26 19:05 编辑 ( l7 {- Y$ J% h
4 R! F0 [2 w6 k* B! u9 z
谢谢分享.但是图片好像有问题,拓扑不对

13

主题

251

帖子

1430

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1430
5#
发表于 2012-10-27 11:59 | 只看该作者
eeicciee 发表于 2012-10-26 19:01 # B7 k0 R. R: D, l  Y
谢谢分享.但是图片好像有问题,拓扑不对
5 h" m6 h4 u* o4 k. n
这种方法不对,这不是DDR3的走线规则!

13

主题

251

帖子

1430

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1430
6#
发表于 2012-10-27 11:59 | 只看该作者
发错了,呵呵,这种方法不对,这不是DDR3的走线规则!

0

主题

18

帖子

2818

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2818
7#
发表于 2012-10-27 21:33 | 只看该作者
kankan

86

主题

295

帖子

776

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
776
8#
 楼主| 发表于 2012-10-27 23:52 | 只看该作者
liaihua1997 发表于 2012-10-27 11:59 ! ]# @# A1 \/ R8 |. ~
发错了,呵呵,这种方法不对,这不是DDR3的走线规则!
3 e. m( {: g8 R5 z; o* ~- d
我也是在网上找到的,有没有DDR3的比较详细的走线规则分享下。
, h. @2 D0 p7 ]4 X; \) B7 N% N4 j3 D这个论坛以前发的DDR3的帖子我都看了,讲的不是很清楚。

0

主题

8

帖子

99

积分

二级会员(20)

Rank: 2Rank: 2

积分
99
9#
发表于 2012-12-29 10:46 | 只看该作者
想起DDR就是头疼的事啊!

15

主题

121

帖子

511

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
511
10#
发表于 2012-12-29 13:39 | 只看该作者
看看

7

主题

87

帖子

547

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
547
11#
发表于 2012-12-29 13:45 | 只看该作者
看是复杂其实很简单,
6 I# H5 [! @  L; t! s& q地址。控制等走菊花链结构,分别等长,, a) v! l  r" a  U- A% i/ U
数据8位加DQS同组走,等长。不适所有数据同层。

0

主题

50

帖子

484

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
484
12#
发表于 2012-12-29 16:01 | 只看该作者
这里要区别一下cpu--ddr/ddr2之间是否有串阻,7 }" n) ^& }: G/ A: s, }
一般情况下,cpu-串阻部分比较难做到同组同层,但串阻到ddr部分,是要求做到的;) k2 ?# s$ B; J; E  H
没有串阻的,都是要求同组同层走;7 D" {+ p; F9 i7 ~1 k# |& \
至于说很难走,是不是你的板子层数少,空间不足?

32

主题

554

帖子

927

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
927
13#
发表于 2012-12-31 22:17 来自手机 | 只看该作者
下个DDR的板子学习学习可以3 h7 |  v4 X( X2 S3 u; U

2

主题

11

帖子

121

积分

二级会员(20)

Rank: 2Rank: 2

积分
121
14#
发表于 2013-1-3 11:12 | 只看该作者
刚画完DDR3,如果你板子够大的话,其实还是很好画的。摆放元器件是关键,我都是自己连线的,DDR没有用自动布线。

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
15#
发表于 2013-1-4 12:52 | 只看该作者
楼主的拓扑结构是DDR2而不是DDR3!4 ?7 H1 K% h5 `! m$ z. k. ^. L7 k1 h
我才测试过一个DDR3的板子按楼主的拓扑结构走线,信号很差,原来设计是DDR3-1600(时钟800MHz), 结果降频到400MHz还经常死机,后来降到300Mhz左右总算比较稳定。
! x- p0 S. K6 g7 [9 n2 f这样的拓扑结构画DDR3死翘翘!DDR3一定要走fly-by!

点评

恩,想问下,DDR3 FLAY-BY 两片 地此线 相差 500MIL 有没啥关系? 800M/667M 其中有一根最长 2500MIL其它的都在1900-2200左右,时钟线打算挠成2500左右?  详情 回复 发表于 2015-6-22 23:51
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-9 02:52 , Processed in 0.076115 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表