|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
对于这几款软件的相互转换问题,大家都有提问一些转换方法及转换过程中的问题,由于在这方面多有涉及,总结一些经验,与大家分享;也希望大家与我讨论。
% ?. C7 J7 E9 ]4 ^1 O8 s. l1、对于转换方法:基本是转换是按次序3 F)
! ]) P7 M" q: o1 @- h; E AD-Pads PADS转换工具,AD版本为5.0则可% S6 V1 ?1 G1 J0 A
Pads-Allegro Pads导出asc文件,也是5.0,不要太高,allegro自身带有pads translator工具进行导入8 Y% x: k/ A1 o
Allegro-Mentor/ 先通过mentor公司给出的一个DFL转换skill程式,再用mentor开发的转换工具altoexp.exe(不太好找)进行转换。DFL模式与正常PCB模式下主要是文件可否导出的区别等7 a1 C, O1 ~% Z& o) O/ F
. u4 c3 ^6 q- _1 v
(Pads-Allegro) Pads下有转换工具,直接导出为*.hkp,比allegro直接、方便多。5 T" s/ ]! ~+ I) g* `' N! X
转换细节方面就不多说了,论坛上的方法也较多,较详细。只强调注意点和转换要求软件等。
8 K7 c; r6 c2 O+ ?& S- ]- M1 N7 o2、转换问题:0 V9 {. u# C6 e/ @, c
AD-Pads 问题较少,会有一些warning,如导封装,基本没有问题,只是由于习惯,丝印层会在silk-top层,但有些公司在Pads中的丝印也会建在该层;如导PCB,会有些网络名更改等等。* @! }. A e+ f2 F; R( \4 `
Pads-Allegro 问题较多,主要有几点:A.焊盘名会自动命名,且命名为"pad1^pad*",这点无法解决,只能事后修改,工作量较大 B.丝印会丢失,这种情况发生在ad-pads-allegro过程,主要是需要将丝印框改为top层则可 C.对于插装器件,通常会生成错误的flash焊盘,并对最终数据有影响,无法使转换的通孔盘指定正确的flash并出好数据。D.原始文件为AD的,有些网络名不符合allegro规范的一律不可转换过来。
. T" H9 H( g. L1 F9 `& o Allegro-Mentor/ 问题一般,主要有几点:A.封装转换时出现问题,无法导进mentor的*.lmc中心库文件中,需要对转换生成的*.hkp进行修改 B.对于placement outline生成与placebound不尽相同,有些需要修改,或做DRC时与allegro一样,不用软件做封装干涉 C.可以用转换生成的*.kyn文件直接进行先行PCB导入
% }- s4 u2 L- R- s9 C) ? 2 a! J5 a2 o p7 I0 g4 S9 |8 G3 e' S
(Pads-Mentor).
( _& W: v0 m' ~# U% z' L% X& d, L( o问题较少
7 J3 u' G- _& P, ~: I3。建议不同软件间的PCB方案:
: k! M/ P) e c所有不同软件间的PCB方案都是做好使用PCB软件的库的前提下,用任何原理图软件产生所需PCB软件的网表格式。
; J& L5 L7 Q' S$ V0 g$ E! W% }6 N1 iAD-anything: d/n后选择不同网表格式,6.7等版本需要打补丁. K; M# k/ Q) C8 Q, o3 n
pads(powlogic)-anything: 只能是自己写VB语言出来# e; l% i3 f1 I/ ^ ~
allegro-anyting: creat netlist后选择other都会有,当然是orcad,不是HDL
) l j1 G/ |% \- m3 m! f, o' Gmentor(DX等)-anything: 没做过这种方案。 |
评分
-
查看全部评分
|