找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2934|回复: 18
打印 上一主题 下一主题

我想知道一下PCB厂商是如何实现差分线阻抗匹配

[复制链接]

11

主题

232

帖子

-1万

积分

未知游客(0)

积分
-10841
跳转到指定楼层
1#
发表于 2013-2-16 17:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在我画板子的时候 经常会让PCB厂家做差分线50欧姆的阻抗匹配 有时候DDR的DOTA和ADD线也会要求
2 w) S$ U& D' IPCB厂家是根据什么帮我们做出来的 是根据公式吗  做出来了之后我用万用表量了下 结果还真是我要求的; w0 c) l2 D0 H, L
叫PCB厂家做下 阻抗匹配 差分线都100呢  # r7 X6 c# r# L/ k- B) }+ h# z
知道的同志们麻烦告诉我下啊 # ?1 u$ K# _1 N
要是我会的话 就可以省点钱了 哈哈
# ~4 D, j1 l* P& X8 [其实我还真是对知识的渴望 谢谢了 PCB厂家是如何做到阻抗匹配的
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

45

主题

1888

帖子

8369

积分

六级会员(60)

Rank: 6Rank: 6

积分
8369
2#
发表于 2013-2-16 17:33 | 只看该作者
不管你会不会,到PCB厂阻抗人家还是要重调的。。
, U. \, v$ |& z; n% k& I0 g) F* Y, W7 g8 }$ l, h" W" O! u

; E' U$ g0 M; R- Y9 o$ `第一次听说阻抗能用万用表测量的??

16

主题

81

帖子

307

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
307
3#
发表于 2013-2-16 20:12 | 只看该作者
用万用表量出来50欧姆了?
4 S0 Q0 H1 Q' G% B- |: O' z3 A2 [
4 a' g8 ?0 s9 T' T那100欧姆的差分不知道怎么测量的?

11

主题

232

帖子

-1万

积分

未知游客(0)

积分
-10841
4#
 楼主| 发表于 2013-2-17 08:52 | 只看该作者
把万用表调到导通档  红表笔接地  黑表笔接差分线" t6 n4 g& }9 F9 _' n! `
自己焊接DDR什么的 我就这样判断有没有焊接好的  m; p* r0 j, i$ f. F, Z+ \1 e
阻抗 就是等于 电阻加电抗  具体的也不是很懂
5 s1 w  j5 d3 @  p* X- k, e我以前就是看过很多资料  也知道阻抗的重要性
5 g  B0 L; J& \! t# C就这样........0 Y; N4 y/ U2 ]0 s# U% J9 q
我这么量不对吗?求高手赐教啊
4 ~3 }9 O1 l& b9 @, p- {这方法是同事告诉我的呢

25

主题

293

帖子

2573

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2573
5#
发表于 2013-2-17 09:15 | 只看该作者
我可以帮助你 口 170762386

11

主题

232

帖子

-1万

积分

未知游客(0)

积分
-10841
6#
 楼主| 发表于 2013-2-17 10:02 | 只看该作者
我们这不能上QQ  太坑爹了 上司说的 被抓到罚200呢 貌似 日
+ j, J1 ^! E2 Q+ g

24

主题

1796

帖子

8046

积分

六级会员(60)

Rank: 6Rank: 6

积分
8046
7#
发表于 2013-2-17 15:02 | 只看该作者
{:soso_e114:}  差分阻抗你能用万用表量出来就神了,阻抗=电阻+感抗+容抗,你量的只能是电阻,阻抗和线宽,参考平面间距,介质等因素有关,具体计算在电磁场与电磁波里面有说,厂商是仿真+经验确定的,自己仿真的不一定靠谱。

点评

厂商一般通过阻抗测试仪测得。  发表于 2013-2-19 13:21

11

主题

232

帖子

-1万

积分

未知游客(0)

积分
-10841
8#
 楼主| 发表于 2013-2-17 15:17 | 只看该作者
恩  我现在貌似更加糊涂了   那厂家到底做了什么改动  
( k$ M! J5 P+ @. ?& `' w8 Y/ o我怎么看PCB板差分线要求50欧姆的匹配 没什么变化! z4 k' ~* H3 W6 _0 ~# Z8 q
板子工艺:FR4,白字绿釉,喷锡,板厚1.6mm
& }( K+ ^2 p! i2 d9 d: A9 y5 f工艺我都是这么要求的
" U" U( O. ?- k+ T) d, U如果差分线最小线间距0.2mm 线宽0.2mm 误差0.5mm, [) I, ?9 l  q6 H, @
有没必要给厂家做个50欧姆的阻抗匹配
9 C" v  c, I5 I# j: o/ v; x就拿个DSP芯片举例好了 有没必要做个匹配?' E0 t' C( r$ z' f4 S" a- Y- E
谢谢大神回答啊 求指教

点评

需不需要做阻抗匹配主要由芯片(DSP)中的电平结构决定,如DSP中有SDRM,DDR,OR LVDS等,一般会有对应的规范或者layout guide,会建议你对不同网络进行不同的阻抗匹配。当然,很多东西都是行业规范。  发表于 2013-2-19 13:24

0

主题

1

帖子

19

积分

二级会员(20)

Rank: 2Rank: 2

积分
19
9#
发表于 2013-2-17 16:42 | 只看该作者
正常的PCB制版之前,你除了提供PCB Gerber文件外还要提供你的叠层文件。PCB的走线阻抗,线宽,线距都是通过软件计算出来的。你自己也可以用软件比如Polar去计算。你还需要知道自己所用的PCB材质的介电常数(PCB材料的datasheet会给你)就可以做计算了。3 P& q$ a# _) c8 U" n# \/ G7 g
如果你的设计和PCB制造商的计算结果有较大偏差,比如你算下来是50ohm,但是厂商算下来是60ohm,那么厂商一般会和你沟通。如果你图省事,而且布线空间也足够,也可以让厂商帮你自动调整。他会帮你把线调细。
( @2 r# q: _0 Y# w$ U7 a# APCB板做好以后,厂商还会用TDR测试仪做阻抗测试,一般是加几百兆到1GHZ的信号来测量阻抗。万用表只能测直流阻抗,如果在交流的情况下(信号上的数据时0和1不断变化的,可看做是交流信号),一根PCB走线就不是简单的电阻模型了,而是电感+电容+电阻的模型。具体的你可以上网搜搜。

点评

谢谢了 了解了我 你好厉害 你的内力深不可测啊  发表于 2013-2-17 16:49

评分

参与人数 2贡献 +7 收起 理由
sinsai + 5 赞一个!
幸福万岁 + 2 支持!

查看全部评分

11

主题

232

帖子

-1万

积分

未知游客(0)

积分
-10841
10#
 楼主| 发表于 2013-2-19 14:15 | 只看该作者
谢谢了 谢谢了  其实我上次拿差分线做过“实验”的 哈哈
3 h6 X; u* L; ^; _# Z, E我把差分线用2根普通的红黑导线连起来
. {( G0 }; M; B" G" X6 q, n' F8 {接到USB口上 然后连接9 A: I; Y3 h8 s: l* O8 R' K
我发现对差分线而言 误差在允许范围比较重要) y  T8 {  N4 M1 ]
2根线误差大了点 电脑就没反应 检测不到
; V# X3 P9 |  M, e3 A# }至于阻抗匹配的话 我感觉 在误差范围之内 2根线尽量靠近 线宽一样 我感觉就没必要给PCB厂家做阻抗匹配了  哈哈 可以省点钱 9 Y9 c) K8 `1 l! ]; Y. x
我一般都用0.2mm的线宽 0.2mm的间距  0.5mm以下的误差

53

主题

209

帖子

1372

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1372
11#
发表于 2013-2-23 22:59 | 只看该作者
厂家一般都是用SI9000计算的阻抗吧,一般你要求做多少阻抗厂家就会用SI9000计算,再给你的走线的线宽和间距做微调来达到要求。有时候线宽和间距调整后达不到要求还会调整叠层。

4

主题

363

帖子

5241

积分

五级会员(50)

Rank: 5

积分
5241
12#
发表于 2013-2-24 09:38 | 只看该作者
学习

0

主题

1124

帖子

9983

积分

六级会员(60)

Rank: 6Rank: 6

积分
9983
13#
发表于 2013-2-24 11:16 | 只看该作者
不会吧楼主,这你也敢做PCB,服你了,呵呵!

11

主题

232

帖子

-1万

积分

未知游客(0)

积分
-10841
14#
 楼主| 发表于 2013-2-25 08:48 | 只看该作者
我做的板子都是低频的 晶振用的大多都12M 信号的上升沿都是好几个ns 有时候什么都不做匹配都能用8 y6 s8 M. M7 Y: V$ ?# E
也看了很多高速设计的资料 不过好像在低频当中都不用注意 阻抗这个概念好像在低频当中也不是很重要
* s: U: X7 X# ?# E9 `6 }/ [1 e还在学习当中  还是初学者  望前辈指点啊 哈哈

9

主题

48

帖子

162

积分

二级会员(20)

Rank: 2Rank: 2

积分
162
15#
发表于 2013-2-25 11:26 | 只看该作者
叠层设置好后,只能够控制差分走线的间距及走线宽度,一般差分走线的阻抗做成100+ a% B7 W/ Z( V( q( _) q5 F
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 09:57 , Processed in 0.068047 second(s), 40 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表