找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 5325|回复: 17
打印 上一主题 下一主题

请教orcad网络表导入allegro问题,急!

[复制链接]

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
跳转到指定楼层
1#
发表于 2010-9-11 22:13 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
5E币
我最近做一个案子,原理图和pcb都是在原有基础上修改,但是改动比较多,orcad原理图做好后导网络表进allegro问题了:# W. I8 m# J+ n. `+ ]0 k: Y

( ?( @  S8 B0 b0 i, ~4 c原来的原理图和pcb应该使用新的方式导网络表的,也就是在orcad--tools--creat netlist时选择第一项PCB Editor;3 S+ u3 H8 L! R: P7 s1 t
我使用的是orcad--tools--creat netlist--other里选择allegro.dll格式导出,因为我对这个方法比较熟悉,但是用这个网络表导入pcb时提示错误:( ?  d9 ]" J, w- E

! J$ n2 t( z' n% C点“OK”后弹出提示框,里面有一大堆错误。2 h" y1 `. p3 g2 N
& O& [) Y# r* J
请问:我使用的方法导出的网络表和原始的格式是不是不兼容,因为要覆盖原始的logic数据?
2 i. Q7 \4 ^9 R3 X" |  `6 m$ O+ I% R& I7 o
应该如何解决这个问题?是不是必须按照原始的格式生成网络表才行?5 l" g+ |& ?9 p
& M$ q( x" k" Q4 C
这个问题搞了好久都不行,小弟非常着急,希望有高手能指点一下,多谢!0 R; I, ~, [) d5 X& D( {

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

23

主题

374

帖子

2184

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2184
2#
发表于 2010-9-11 22:33 | 只看该作者
你好歹把报错信息发出来
250 字节以内
不支持自定义 Discuz! 代码

23

主题

374

帖子

2184

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2184
3#
发表于 2010-9-11 22:35 | 只看该作者
另外,用新导法能有多困难?既然原来都是新导法,那封装和lib就应该比较正规,直接用新导法应该方便得多
250 字节以内
不支持自定义 Discuz! 代码

39

主题

206

帖子

1385

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1385
4#
发表于 2010-9-15 15:08 | 只看该作者
把你的报错信息发出来看看。

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
5#
 楼主| 发表于 2010-9-15 15:38 | 只看该作者
#1   ERROR(102) Run stopped because errors were detected1 H! n( C, _# q0 v3 P( s: f
) q+ p: c" U; G+ i
netrev run on Sep 15 15:33:23 20103 \& q, n6 n9 @  Q4 o$ \% Z
   DESIGN NAME : 'M2010_V01_0915'1 v% }6 Y2 W- g$ A
   PACKAGING ON May 28 2006 22:05:31
+ @; U& z+ Y1 ~/ f4 A! z# L1 E* d, w( e% y  x9 k; a3 I! I- X6 ]5 e. d
   COMPILE 'logic'
* z& [$ ~  e+ y& B; c; v   CHECK_PIN_NAMES OFF
8 A2 I* j( r" V4 S; ]7 c0 a   CROSS_REFERENCE OFF
: z7 E; P/ U. W4 k' ~   FEEDBACK OFF
6 r% n% \' \8 \' m6 ?/ [   INCREMENTAL OFF1 V! P& `2 `: r  }: O0 f
   INTERFACE_TYPE PHYSICAL' F6 L8 U3 v- S& F; j0 `; i
   MAX_ERRORS 500
% t/ ?) d+ a. p- L' _% h) h6 q   MERGE_MINIMUM 5' H+ A3 Y  U; J1 S/ }& U0 c, H+ n
   NET_NAME_CHARS '#%&()*+-./:=>?@[]^_`|'
8 U2 x6 K" \4 R: d   NET_NAME_LENGTH 24
- e% }+ T8 T" V2 Z, z/ m9 z0 B   OVERSIGHTS ON
# v9 S6 {7 N7 v7 [  `   REPLACE_CHECK OFF
2 a  d2 B3 H& Z   SINGLE_NODE_NETS ON
7 t8 j7 z* R. ]: D' f0 V   SPLIT_MINIMUM 02 s* P1 f3 Q! F1 s7 ]- X
   SUPPRESS   20$ ]5 L* e- P% u: x, x
   WARNINGS ON; K* ^1 `- Y0 k1 ]! d6 @- x
" X; \0 ^8 J: h# m3 w
  1 errors detected* C  z  {: n2 O3 ]" [  j
No oversight detected% I+ e- }' [0 S9 o+ v1 }- R
No warning detected
$ _4 J- P0 k3 |! f* r8 o. |+ V8 B2 n
cpu time      0:03:49
) T5 d3 _, E9 q: T# Pelapsed time  0:00:02
# ?8 L% D! K/ t1 o$ F' N
" t6 v4 Z0 |4 K4 ?上面是报错的信息。
( ?$ V0 Y/ f& h6 K6 a/ j" f
1 O- ]4 z% b: N  ]4 @我改了元件封装,导入时“place changed component”选项选的是“Always”会这样。
5 O9 B, P' d3 |/ Z. C- `选择“Never”或“If same symbol”就不会出错,但这时PCB上所有更改过封装的元件全部不见了,要一个个找出来再放回原来位置,基本上都是电阻电容,数量太多了,这么做太痛苦了。
0 t; r, B' r  w/ u9 x% [
0 {5 ]* s* }& s% S% c3 X5 x请高手指点,谢谢!

10

主题

62

帖子

1271

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1271
6#
发表于 2010-9-15 16:39 | 只看该作者
我也不太懂! 还没接触到。

18

主题

182

帖子

-9066

积分

未知游客(0)

积分
-9066
7#
发表于 2010-9-15 16:52 | 只看该作者
1,你发出来的信息是说有一个错误。当时没有发错误内容,请你再自己看看。看看是不是有什么特殊字符,或者原理图库引脚和pcb库没对应这些。$ Z8 i: v: s% o0 D
2,从capture导入到allegro不用你说那么复杂,只要在capture项目根目录面板,选择netlist(有个快捷键的),然后选择导的pcb路径即可。这里说不清你可以自己再查。
pkkong

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
8#
 楼主| 发表于 2010-9-15 17:44 | 只看该作者
我在修改user performance里面的参数后,点OK保存,出错提示:+ i( B% |% L$ a+ x$ c. U
“Changes not saved, cannot update the env file 'C:/pcbenvC:/pcbenv/env'”.+ q  V1 }$ p0 a1 w* C4 U
env文件的路径是在C:\pcbenv\env里面,但提示的信息里面的路径好像不对,请问这是怎么回事?
+ h3 }6 L5 x, S我怀疑前一个问题可能和这个也有关系。

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
9#
 楼主| 发表于 2010-9-15 18:24 | 只看该作者
回复 7# pkkong 4 T' X& C7 O+ N; [: {
, c" Z  \( c0 K2 R
多谢你的回复!, L; T6 k' H, w  S$ g4 t$ z( D8 g9 Q

, m' i7 N5 q$ s4 h& U9 _capture导入allegro问题已经解决了,使用新方式导入,没有问题了。
" d) ~0 Y8 j& n6 B4 j+ e6 M$ c
: I. z% O  _8 l. `* n) B: a上面发的错误信息,是在capture中把所有电阻的封装从0603改为0402后,生成网络表导入到allegro时提示出错,我就不太明白了,改封装怎么会影响到网络表导入错误,而且没有错误的明细;至于路径及命名经过检查后都没有非法字符。! k$ A: a# u8 n3 H
/ X3 U  G7 h- L6 R! `
而且导入时“place changed component”选项选的是“Always”会这样。4 s3 U7 Z. I0 r, D; Z4 g4 m- J
选择“Never”或“If same symbol”就不会出错,但这时PCB上所有更改过封装的元件全部不见了,要一个个找出来再放回原来位置,基本上都是电阻电容,数量太多了,这么做太痛苦了。

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
10#
 楼主| 发表于 2010-9-15 19:41 | 只看该作者
另外,我发现当把原理图全部恢复,然后同时修改两个电阻的封装后,生成网络表导入到allegro中就会提示出错。# I: A2 j0 w: Z6 E. B0 Q" F) @
这是因为某些设置不对引起的吗?
. g6 L0 H3 m- V请指点,谢谢!

2

主题

14

帖子

-1万

积分

未知游客(0)

积分
-12000
11#
 楼主| 发表于 2010-9-20 21:33 | 只看该作者
还是没有解决啊,我哭/ J3 t3 s  `- m
现在只要更改电阻的封装,导入网络表,allegro就会报错,我不明白为什么更改单个电阻封装就可以,但一次性多改几个电阻封装就会出错!
; Q; n7 |" a6 }" V) K# Q" g求高手指点一下!

2

主题

120

帖子

-7721

积分

未知游客(0)

积分
-7721
12#
发表于 2010-9-24 22:58 | 只看该作者
用 other-telesis.dll 格式试试。

9

主题

175

帖子

698

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
698
13#
发表于 2012-9-19 16:52 | 只看该作者
我也出现这样的问题,怎么解决的啊啊,高手指教

90

主题

303

帖子

3547

积分

五级会员(50)

Rank: 5

积分
3547
14#
发表于 2012-9-19 17:03 | 只看该作者
把原理图,pcB库发来看看,qq;1140192329

0

主题

71

帖子

1576

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1576
15#
发表于 2012-9-20 08:26 | 只看该作者
学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-19 10:19 , Processed in 0.064626 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表