找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 749|回复: 2
打印 上一主题 下一主题

FPGA关于差分线配置的问题

[复制链接]

15

主题

80

帖子

260

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
260
跳转到指定楼层
1#
发表于 2012-3-22 10:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本人最近利用Quartus的ip核配置了DDR控制器,在分配引脚的时候,想让clk设置为差分输出,结果发现只有配置为lvds电平或者只有配置为 differential 1.8V sstl-class II才行,但是实际上这是有问题的, q- N0 f9 n: L+ n
1.如果设置为LVDS,综合适配的时候就会报错,说与bank的其他引脚电平不兼容,而且实际上,DDR的电平标准是SSTL1.8的
' R! W' z( w- U) F/ Y) `" I2.如果设置为differential 1.8V sstl-class II,这样就只有用专用的引脚了,包括专用时钟输入引脚和PLL_OUT引脚,这个太少了,因为还有其他作用
6 }  g' X4 D' Z7 h
' o7 L) a& R: T/ F( V  z从cyclone的芯片手册上看,是有很多差分对引脚的,但是却不能配置,这个太让人无语了,遇到相同问题的人不知道怎么弄得,求助!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

0

主题

2

帖子

5

积分

初级新手(9)

Rank: 1

积分
5
2#
发表于 2012-4-15 23:29 | 只看该作者
谢谢楼主,真是太好了# k  b( J' z5 c+ v6 {& g

4 ?- F0 N7 X7 w& u: @) V3 Y( z
' t1 R+ g/ Y' A) O2 N; P8 ^( D6 B+ `, V' k9 s+ p. A
" T7 D0 D' |) g% H- t* V7 _6 v
) f# y# h2 A* S

4 M  S: ~) e# ?
* @: O! q/ Y% ]6 V+ p9 o/ a
- @+ d4 Z8 p8 r6 |* x, N6 X
8 X- H+ J! n4 K1 ^5 F; x& k
% C4 c& p3 {* Y9 R  Y2 T1 K$ x0 }: `/ ]* ?% h7 W( c6 d' F

( c/ f& q& K1 Z1 N) ?/ K河南荥阳淮南80后装饰锡山80houzs.com天津WWW

15

主题

80

帖子

260

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
260
3#
 楼主| 发表于 2012-4-17 16:54 | 只看该作者
自己顶一个先!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 04:36 , Processed in 0.058778 second(s), 39 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表