找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4607|回复: 14
打印 上一主题 下一主题

DDR2布线问题

[复制链接]

13

主题

72

帖子

284

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
284
跳转到指定楼层
1#
发表于 2010-4-18 17:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在DDR2布线的时候,很难把所有的线都在一层布下吧?分层走线一般怎么安排的呢,6层板,数据线、时钟线走在顶层,地址、控制线走在内层,这样可以吗?还是最好不在顶层走线呢?谢谢指教
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

7

主题

194

帖子

1562

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1562
2#
发表于 2010-4-19 00:02 | 只看该作者
DDR2没有要求那么严,只要保证时序就可以2 s. U" G* Z+ W5 u8 \' p
当然都走在内层对EMI有好处

1

主题

128

帖子

481

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
481
3#
发表于 2010-4-19 18:35 | 只看该作者
数据线的频率最高,走内层是最好。同组同层是基本要求。, f1 |) b# R3 a6 Z* T6 g" J3 }2 W% N
时钟与地址一组,当然内层有空间最好也走内层。注意DDRII上面的DQ差分时钟,要跟数据一组。

13

主题

72

帖子

284

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
284
4#
 楼主| 发表于 2010-4-19 23:16 | 只看该作者
谢谢  U/ C% N% s% }! U8 H5 J; X

& z  e4 b- D6 ~! x9 }* q我的PCB叠层设计定义是:. Q' Y8 r. p9 f1 n
TOP3 Z, c3 H. A3 u$ Z4 R# }
GND
/ m$ q* G* L! t4 y  N7 i- B! a7 KSIG1
' h* _% b3 O9 E& O& R% Y" JSIG2
; _: {3 t7 U- a* j5 ?1 nPOWER9 q# I4 H. ~; J( E3 a" ^2 K. i
BOTTOM
) m* n, m9 L( W# N
8 a& L/ J, W$ w2 W6 l: a把DDR2的信号分为:
6 `2 `8 {. ]; ~! n" O数据信号组(DQ DQS DQM)# }  e+ N1 f0 \+ y$ a" K
地址信号组(ADDR)4 M4 t; t8 W: P$ C4 d
命令信号组(CAS\ RAS\ WE)8 {3 X- b4 a! `
控制信号组(CS\ CKE)7 B4 b6 s$ Q$ X
时钟信号组(CK CK\)4 r: O, f$ T) p! x

- D. Q8 @8 U" l* _那么我将数据信号组单独走一层,地址、命令、控制、时钟四组走在同一层,这样可以吗?

评分

参与人数 1贡献 +5 收起 理由
T45524093 + 5 精点,好贴,学习了

查看全部评分

7

主题

194

帖子

1562

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1562
5#
发表于 2010-4-19 23:39 | 只看该作者
本帖最后由 CAD_SI 于 2010-4-19 23:42 编辑
( H$ L5 C4 y, ^
! \) S+ `- A: l, R4 [: EDDR2还不算特别高速,能同层最好,不同层也不会有问题
8 G8 l0 J" P' F3 `% @6 f4 b按经验:
: |: l1 J0 T1 W+ E. X2 Q; q' z& Q数据组内走线相差+/-50mil
4 }1 J, L3 e7 n+ {" A6 a- d% Y- w其它组一起相差+/-100mil,就差不多了(这个已经很严格了)( w% |) o* }+ {% P
具体相差多少可以具体算一下+ e; h: r  i- B) `$ a1 N9 T! j4 Z

* d% h1 |6 X' n: V- Y如果觉得不放心就+/-25mil,+/-50mil

0

主题

3

帖子

-8902

积分

未知游客(0)

积分
-8902
6#
发表于 2010-4-20 00:11 | 只看该作者
先等长,在考虑EMI

8

主题

81

帖子

659

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
659
7#
发表于 2010-4-20 22:29 | 只看该作者
DDR2一般为2个DIMM槽,DIMM A和DIMM B ,正好分别走在内层中的两层 ,CLK走在最中间,然后CLK两边可以走CMD和TRL线即LZ所说的地址信号组(ADDR) 命令信号组(CAS\ RAS\ WE)控制信号组(CS\ CKE)8 y: |" [6 o9 w5 `: z
,再将DATA线即数据信号组(DQ DQS DM),平均走在两边。一个DIMM有8组DATA线,在同一组中DQS和DM线必须走在一起,然后两边各四条DQ线。因为走在两层相邻的层面,中间没有GND层,所以考虑EMI,要注意两层线不要重叠,这点很重要。
+ T( ]# e( ]1 M+ N* ?  如果楼主所说的DDR2只有一个DIMM槽,那就走在同一层内层就可以了,没必要走在两层。最好不要走TOP层,TOP层一般布电源,因为有很多BY PASS电容之类的,所以如果走在TOP,干扰还是挺大的。

13

主题

72

帖子

284

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
284
8#
 楼主| 发表于 2010-4-21 12:27 | 只看该作者
谢谢各位,我的DDR2内存颗粒是直接布在PCB板上的,只有1片,不采用DIMM槽的方式,T' Y% C" L- C  h% k/ S- L/ ?$ L
OP层一般布电源吗?
0 z$ R2 C! J2 q我看到几块PCB在叠层设计上,顶层也是走信号线,电源放在内层了

93

主题

582

帖子

3097

积分

五级会员(50)

Rank: 5

积分
3097
9#
发表于 2010-4-29 00:01 | 只看该作者
向大家学习DDR高速布线

0

主题

19

帖子

255

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
255
10#
发表于 2010-4-29 19:09 | 只看该作者
学习了呵呵~!

57

主题

278

帖子

1692

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1692
11#
发表于 2010-4-30 13:53 | 只看该作者
分成数据和非数据就行了。

0

主题

64

帖子

474

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
474
12#
发表于 2010-5-5 16:03 | 只看该作者
正在学习ddr布线~~感谢分享

17

主题

248

帖子

3511

积分

五级会员(50)

Rank: 5

积分
3511
13#
发表于 2010-5-6 08:24 | 只看该作者
http://www.docin.com/p-51844948.html
$ J& t6 p# {. \: p, h
9 A4 ]4 M/ V. w. g$ r# u可学习下主板Layout guide!

0

主题

10

帖子

-1万

积分

未知游客(0)

积分
-14978
14#
发表于 2010-6-21 13:43 | 只看该作者
看看论坛里面的帖子

42

主题

224

帖子

2442

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2442
15#
发表于 2010-6-21 23:59 | 只看该作者
学习了
. i+ q5 r# I) p) g/ w0 v8 C4 q( K顶!!!!!!!!!!!!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-26 14:57 , Processed in 0.065828 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表