|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 prince_yu 于 2016-7-3 21:07 编辑
) P, X& q2 ~3 f* p& B0 E- E
; j. g0 e( N1 O$ Y" ~EDA365论坛 MENTOR XPEDITION 官方交流群:345944725
* f) Z. O2 B$ J. R$ D' t# L3 CMentor Xpedition 从零开始做工程 手把手实例教学 视频课程
+ \( \ L B: |, D# X
; l% c- N6 [% T3 A! E9 n ' ^- _- c9 L! W% {& r8 e
声明:本视频内容仅涉及Mentor公司的Xpedition软件的操作和使用的教学,仅供个人研究和参考。视频版权归本人与网站所有,如未授权请勿传播。本视频涉及的所有资源均来自于网络。本人不对视频中出现的任何参考资料、言论、观点负责。3 ?9 @6 Z2 j- y" p0 Q
. k4 o" u' \, C m5 S
感谢EDA学堂提供的交流空间。
8 m6 Z) U5 l) O D8 W1 A感谢超版Jimmy(林超文)的经典教材《Mentor Expedition实战攻略与高速PCB设计》。
" q9 R1 [* u* K$ @$ a感谢官方群里各位兄弟姐妹们的肯定,是你们让我有了一直录下去的动力。
B5 ]/ B6 N8 Y; {! d0 A& T6 \% j2 I7 x+ J4 N# y
本视频的EDA学堂传送门:http://mooc.eda365.com/course/1866 Y& O- a7 k5 A% F4 ^
如果觉得视频帮到了您,还请一定要给个好评啊,万分感谢!!- U5 U c9 V ?
' }! D( q9 p9 B! w* E J
新书《Mentor Xpedition 从零开始做工程之高速PCB设计》一书即将出版,曾花费50元购买过课程的同学,可以按新书上市后售价抵扣50元购买,具体请参见新书专区,直接联系我,通过支付宝转账50元给您。, q4 ^3 M/ |3 B9 ]2 p( B- ^+ c
* ]- \$ p# R$ I+ y. }3 V【国内首套 详解Mentor Xpedition设计流程的视频】
6 j4 i t4 k; ^4 Q作者就职于国内某大型通讯公司,对Mentor Expedition流程有着深刻理解,能从工程实践的角度为大家带来极其详细的软件讲解。视频的前几节可以免费试看,值不值得购买,看看就知道了。. p8 R$ d) L9 j2 T
8 q% K8 j! Q* O% W1 F课程通过对一块小的通信板卡的PCB制作,从零开始,非常详细地演示了整个Xpedition进行工程制作的流程。请大家安装好Mentor Xpedition或者Expedition7.9.X版本,还有Mentor LP-Wizard,跟着我一起做起来吧。
) V: Z6 b {. f. Q$ T# R( v8 ]$ t4 w6 p: b* L+ L5 I9 I+ g A- D+ e
注意:使用MENTOR时,切记要关闭“有道词典”等词典的划词、取词功能,该功能会扰乱软件的使用,比如PCB里框选之后就会自动复制。另外,国产杀毒软件对建库的Symbol Editor的一个NSE组件会误杀,造成不能编辑Symbol,建议改用卡巴或者麦咖啡,另外360安全卫士也不错。
' m5 ]( S {9 @" u! I) g5 m6 p6 O! G+ a, ?9 J' H, y. T6 l1 V+ ]
血的教训:所有Mentor里面涉及到的命名或者路径,请不要使用任何空格(可用下划线代替),最好也不要使用小数点,杜绝任何中文字符,否则有很大的概率出现各种奇葩错误!
4 O' @8 W2 Z: c3 n. [( T9 L& T+ E/ O0 W1 L& U1 ?
2 I7 Z; q* ~) {
附:已上传的课时列表9 ~# Z) I: T3 e
. t9 K9 ~& q2 s8 ^' P第 1 章 :教学工程简介 - p5 C6 U. G# |
课时1:教学工程简介 05:48 : J/ O1 b$ Z8 b& o0 R7 Y$ ~
课时2:关于课程资料无法下载的解决办法
. G" d- p+ s) B$ h& i# f第 2 章 :建库流程与库管理
3 V4 d0 K/ J' L, a 第 1 节 :在LP-Wizard的帮助下,建好一个标准器件的封装 2 _3 V) T3 w, K& g6 U6 `: \* I0 u
课时3:新建库、库管理、用LP-WIZARD生成标准CELL、调整管脚与丝印 51:59
, C, J2 f% l3 C 课时4:用LP-Wizard调整BGA封装、新建Symbol、批量导入Symbol的管脚并放置 27:21
# j" e2 `9 j* a; U* D; B1 w 课时5:编辑与修改Symbol的管脚属性 20:41
1 `3 |; Z" h9 |$ K# Y9 e3 n 课时6:给Symbol添加位号、将Symbol和Cell组建成Part、Part中备用Cell的作用 20:07 t( Z1 C* Y4 l& \$ L$ V
第 2 节 :不使用向导,纯手工建立一个异形封装
5 c9 W6 E& y* ]+ Q0 M! A, O- g* g: O 课时7:原理图配色、手工建Symbol步骤、Pin脚批量导入CSV、批量添加属性、新建CELL 30:31
+ W& J2 q8 }8 F2 P, r 课时8:Cell的属性设置、管脚添加、焊盘栈的新建、焊盘库的管理 29:51 7 F. U! p7 w' ?
课时9:Cell管脚的坐标精确放置、更改原点、丝印的绘制、线段打断、鼠标的悬浮吸附 34:04
# \. `( l) c7 E. ]1 s 第 3 节 :标准分立器件的建库、库管理注意要点
1 j" e" O& r$ z/ `* s0 @ 课时10:课前说明
9 |) k& [* V7 d& A 课时11:标准阻容感封装的导入,原理图页的边框 38:06 ) Z+ s0 H5 ]+ H
课时12:电源和地、交叉参考符号、库文件的结构与管理、个人PLB快捷设置 19:54 ' g+ k1 M' n& O A
第 4 节 :对于群友建库问题的解答与补充 - O4 F6 d! j8 X
课时13:课前说明 , t4 c. N: P! v! K& y' m
课时14:EE795的CSV导入,分离大器件的Symbol演示、LP-Wizard封装计算器、原理图修正 30:29
8 C# T7 x8 W B$ q& j6 w K第 3 章 :工程管理与原理图绘制 ! g( r5 q2 b# @0 ^! @9 ^
第 1 节 :新建工程、讲解Xpedition的工程概念 4 u' F3 z |7 g* h3 m
课时15:课前说明
# R% s, r* D9 Q' q; c 课时16:新建工程、iCDB初接触、工程备份、边框设定、调入器件、字体修改、工程精简与修复 49:41
, {/ t K$ t. W# L/ M3 @$ T( G 第 2 节 :设置过程中的疑问解答
- Y/ O# @4 M4 r; N a( P8 ] 课时17:EE795模板问题、symbol与原理图的copy问题、工程文件夹管理经验 26:33
% |/ R. l) b/ P/ X1 C9 `" N 课时18:原理图与PCB的对应问题、图页特性的添加调整、器件高度属性问题 26:40
9 P: O$ F, a, m$ {: M 第 3 节 :原理图的绘制与EEVX原理图新功能的讲解 ; v1 g1 V% T+ T. a* [1 E; @" }4 p
课时19:设置特殊符号、讲解VX新功能、放置符号、连线 36:02
" a- w6 C, x+ T1 U: i) H6 {* m; V 课时20:根据实践来修正中心库 16:03
8 R5 i4 h6 e# b- V3 F1 D- H; c1 a/ I 课时21:原理图绘制的操作细节补充 38:04 2 @' U1 K) K) I' y6 g1 i
课时22:继续补充细节、批量重命名位号、生成交叉参考、DRC与打包、根据PDF查错 32:18
9 i- X5 E0 j0 k' J0 t; N$ x第 4 章 :PCB Layout 与规则管理器CES ?
8 Y7 {( j0 F+ X/ ^5 [ 第 1 节 :详解一块全新的PCB要如何入手7 \# a1 F& j' i
课时23:总线画法,xPCB界面初探、常用鼠标Stroke、打包同步、层数更换、阻抗计算 48:06 ?
& a. Q( L" f5 p9 j2 k9 } 课时24:过孔设置、跳线(埋阻)设置、手动修改板框、边缘倒角 28:40. w& k/ b, V3 v
课时25:从DXF文件导入板框 21:23
) L' i; J- s. { 课时26:从IDF(EMN)文件一次性导入板框、机械孔、挖空区域、禁布区 19:13
, C' d; {! T( [ 第 2 节 :PCB Placement(器件的放置与布局)
" ]: A e$ I* K6 v/ G6 m 课时27:xPCB新功能:分组布局、局部显示飞线、智能自动放置、交互式布局 44:12! T3 x! F7 d$ f8 H9 ~ y" o
课时28:封装的替换与重置、3D显示、间距设置、极限靠近与推挤、器件对齐 30:139 d7 j& g6 R4 K6 P3 E9 ]
? 课时29:高级篇:组内分组,模块化复制粘贴,多人合作布局,整体坐标精确移动 ? 31:35 ?
6 _* s9 N2 `' ?8 y& h$ ~ ? 课时30:高级篇:位号修正,批量命名的风险,MS与PC命令用法,选择列表用于精确选择与复制 34:09 ? ! T: J8 X" N. o
第 3 节 :布线、铺铜与规则设置
3 a; X& Z! {) A; t0 l; F? 课时31:单端线检查、叠层设置、过孔、基本线宽与间距规则、走线宽度变换 45:19 ?
2 J5 w2 Y* ]- I9 _' Q? 课时32:推荐的规则设置,飞线筛选,走线、推挤与打孔详解,Pad Entry设置 52:41 ? ( S* {% Q/ f5 w J) R: s
? 课时33:区域规则设置,差分线的两种实现方法 47:49 ? ; c4 ~' ?/ T# S4 ]
? 课时34:差分线等长设置,差分线的单根调节 19:35 ?
1 C( I) h5 E) @% f V) M? 课时35:高级篇:绘图模式走线、走线批量换层、弧形线的处理、草图布线功能、 走线拓扑结构、总线的公式等长、绕线设置补充 46:58 ? + T3 ~* N- u: ], h
? 课时36:高级篇:飞线的动态过滤,用Pin Pair设置DDR拓扑等长 15:25 ? $ e+ e- _+ X4 W/ v' v
? 课时37:铺铜详解(铺铜类型、优先级、挖空、禁布、合并、绝对铜皮、单独热焊盘设置) 33:25 ? + G- V2 R6 D# k% n- Y
? 课时38:高级篇:射频阻抗线的Z轴避让,用过孔缝合铜皮,批量打孔 33:03 ?
# V# C7 e t: T 第 4 节 :Layout全过程(3倍速,无声,仅供参考,可跳过不看) $ {& H2 I C' r/ J
? 课时39:完整走线过程(3倍速),4层走完,以防Cost Down降层 108:09 ? 3 M8 W* g, B# ?; r/ m
第 5 章 :完整的工程出图
2 ^; Q; ` V0 M+ A, ]? 课时40:DRC 逐项检查 33:29 ? ' l$ E2 ^* t1 [8 q' p/ V) E
? 课时41:生成钻孔文件、电气层光绘文件 35:43 ? / d, D+ C8 v. c7 W
? 课时42:生成丝印层、装配层光绘文件,装配PDF输出 21:06 ? ) h7 I5 U u5 i7 R8 m: h
? 课时43:(Report Writer)坐标文件、IPC网表文件输出 16:29
2 N; {- @ j9 a, P. r4 y
% w$ `- U% n- h' p 6 I# T/ w6 ]7 i5 B
# }1 J% e% a! E- `1 M
1 y1 i& E m2 \6 Q$ A. l' h
6 w; ~6 W5 H* N0 L) }( G- ]$ Q& p i2 X) \/ p
8 a" u2 D# J2 `& E6 z% g
" L: P% `9 M5 }: G
' T3 s) E6 w# o# n- m# q$ {
. n3 ~" I/ M+ [& U1 v$ B x( c0 U6 z. ^ |
|